- 1、原创力文档(book118)网站文档一经付费(服务费),不意味着购买了该文档的版权,仅供个人/单位学习、研究之用,不得用于商业用途,未经授权,严禁复制、发行、汇编、翻译或者网络传播等,侵权必究。。
- 2、本站所有内容均由合作方或网友上传,本站不对文档的完整性、权威性及其观点立场正确性做任何保证或承诺!文档内容仅供研究参考,付费前请自行鉴别。如您付费,意味着您自己接受本站规则且自行承担风险,本站不退款、不进行额外附加服务;查看《如何避免下载的几个坑》。如果您已付费下载过本站文档,您可以点击 这里二次下载。
- 3、如文档侵犯商业秘密、侵犯著作权、侵犯人身权等,请点击“版权申诉”(推荐),也可以打举报电话:400-050-0827(电话支持时间:9:00-18:30)。
- 4、该文档为VIP文档,如果想要下载,成为VIP会员后,下载免费。
- 5、成为VIP后,下载本文档将扣除1次下载权益。下载后,不支持退款、换文档。如有疑问请联系我们。
- 6、成为VIP后,您将拥有八大权益,权益包括:VIP文档下载权益、阅读免打扰、文档格式转换、高级专利检索、专属身份标志、高级客服、多端互通、版权登记。
- 7、VIP文档为合作方或网友上传,每下载1次, 网站将根据用户上传文档的质量评分、类型等,对文档贡献者给予高额补贴、流量扶持。如果你也想贡献VIP文档。上传文档
查看更多
本科毕业设计(论文)
题目 基于FPGA的UART模块设计
学 院 物理与电子工程学院
年 级 专 业
班 级 学 号
学生姓名
指导教师 职 称
论文提交日期 2010-5-19
常熟理工学院本科毕业设计(论文)诚信承诺书
本人郑重声明: 所呈交的本科毕业设计(论文),是本人在导师的指导下,独立进行研究工作所取得的成果。除文中已经注明引用的内容外,本论文不含任何其他个人或集体已经发表或撰写过的作品成果。对本文的研究做出重要贡献的个人和集体,均已在文中以明确方式标明。本人完全意识到本声明的法律结果由本人承担。
本人签名:
日期:
常熟理工学院本科毕业设计(论文)使用授权说明
本人完全了解常熟理工学院有关收集、保留和使用毕业设计(论文)的规定,即:本科生在校期间进行毕业设计(论文)工作的知识产权单位属常熟理工学院。学校有权保留并向国家有关部门或机构送交论文的复印件和电子版,允许毕业设计(论文)被查阅和借阅;学校可以将毕业设计(论文)的全部或部分内容编入有关数据库进行检索,可以采用影印、缩印或扫描等复制手段保存、汇编毕业设计(论文),并且本人电子文档和纸质论文的内容相一致。
保密的毕业设计(论文)在解密后遵守此规定。
本人签名:
日期:
导师签名:
日期:
常熟理工学院毕业设计(论文)
PAGE I
基于FPGA的UART模块设计
摘 要
通用异步收发器(Universal Asynchronous Receiver Transmitter,UART)是一种广泛应用于短距离、低速、低成本通信的串行传输接口。UART允许在串行链路上进行全双工通信。常见的串行接口芯片能够实现比较全面的串行通信功能。而在实际应用中,我们往往并不需要如此完整的功能,从而会造成资源的浪费和成本的提高。由于常用UART芯片比较复杂且移植性差,本文提出一种采用可编程器件FPGA实现UART功能的方法。采用TOP-DOWN设计方法,对系统划分模块以及各个模块的信号连接,然后进行模块设计,并用VHDL语言编写代码来实现各模块功能,从而简化了电路、减小了体积、提高了系统的可靠性。使用Quartus自带的仿真器对各模块进行功能仿真和时序仿真,实现了发送、接收等功能,验证了结果,表明设计正确,功能良好,符合设计要求。
关键词:FPGA VHDL UART 有限状态机
The Design of Universal Asynchronous Receiver Transmitter Based on FPGA
Abstract
UART (Universal Asynchronous Receiver Transmitter) is a widely used for short-range, low-speed, low-cost serial communication transmission interface. UART allow full-duplex communication on serial links. Common serial interface chips can realize comprehensive serial communication function. In practice, we often did not need such a complete feature, which will result in waste of resources and higher costs. As the UART chips used more complex and it’s transplantation is poor, this paper, presents a method that a implementation of UART based on programmable devices FPGA. TOP-DOWN design method is used, the system is divided into modules and signal connections of each module, the module function is designed in VHDL language. In
您可能关注的文档
- (毕业学术论文设计)-基于Android的逃生游戏的设计与开发论文.doc
- (毕业学术论文设计)-基于Android的玉米病虫草害诊断系统的研究.doc
- (毕业学术论文设计)-基于Android的中国象棋设计论文.doc
- (毕业学术论文设计)-基于Android平台的车辆信息查询系统的开发论文.doc
- (毕业学术论文设计)-基于Android平台的短信通的设计与实现.doc
- (毕业学术论文设计)-基于android平台的连连看游戏的实现论文.doc
- (毕业学术论文设计)-基于Android平台的语音朗读器.doc
- (毕业学术论文设计)-基于Android实现微博客户端.doc
- (毕业学术论文设计)-基于Android平台下医学图像开窗显示软件的设计与实现论文.doc
- (毕业学术论文设计)-基于ANSYS的8号抽油机支架设计.doc
- (毕业学术论文设计)-基于FPGA的U盘主控架构与验证设计论文.doc
- (毕业学术论文设计)-基于FPGA的VGA显示控制器设计论文.doc
- (毕业学术论文设计)-基于FPGA的道钉在线检测仪的设计.doc
- (毕业学术论文设计)-基于FPGA的道钉在线检测仪设计.doc
- (毕业学术论文设计)-基于FPGA的等进度数字频率计设计方案.doc
- (毕业学术论文设计)-基于FPGA的多太阳能电池板微网逆变器的硬件设计.doc
- (毕业学术论文设计)-基于FPGA的键盘扫描程序的设计论文.doc
- (毕业学术论文设计)-基于FPGA的乒乓球游戏机设计.doc
- (毕业学术论文设计)-基于FPGA的失真度测试仪字.doc
- (毕业学术论文设计)-基于FPGA的数字扫描变换器的设计.doc
文档评论(0)