第8章 时序路的基本单元-触发器.pptVIP

  • 2
  • 0
  • 约5.31千字
  • 约 10页
  • 2018-11-06 发布于江苏
  • 举报
第8章 时序路的基本单元-触发器

本章主要内容 (1) 各类触发器的基本结构和工作原理 (2)触发器的逻辑特性描述 (3)触发器的主要参数 时序电路与组合电路不同。它在任何时刻的输出不仅与电路的当前输入状态有关,而且还与先前的输入状态有关。 为实现时序电路的逻辑功能,就必须在电路内部包含具有存储或记忆功能的器件,用以保存与过去输入信号有关的信息。 具有存储或记忆功能的器件很多。在数字系统中通常是采用称为触发器(Flip-Flop)的电子器件来实现这种存储或记忆功能。 触发器也称双稳态电路,它是具有两种稳定状态的电路,用于保存二进制信息。在某一时间内,它只能处于一种稳定状态;只有在一定的触发信号作用下,才能从一种稳定状态翻转到另一种稳定状态。 8.1 RS触发器 8.1.1 基本RS触发器 用两个“与非”门相互交叉耦合,就可以构成一个具有存储或记忆功能的最简单的RS触发器,也称基本RS触发器。 R和S为触发器的两个输入端:R为复位端(Reset),也称置“0”端; S为置位端(Set),又称置“1”端。Q和 为触发器的两个输出端,在正常工作时这两个输出端的逻辑电平总是相反的。 状态转换分析 触发器的两种稳定状态,在一定的输入条件下可以相互转化,即可以从一个稳定状态翻转到另一个稳定状态。 分析:当R=0,S=1时,无论触发器原来处于哪种状态,因为R=0,必有“与非门”A的输出 =1;

文档评论(0)

1亿VIP精品文档

相关文档