数字电路触发器-精选(公开课件).pptVIP

  1. 1、原创力文档(book118)网站文档一经付费(服务费),不意味着购买了该文档的版权,仅供个人/单位学习、研究之用,不得用于商业用途,未经授权,严禁复制、发行、汇编、翻译或者网络传播等,侵权必究。。
  2. 2、本站所有内容均由合作方或网友上传,本站不对文档的完整性、权威性及其观点立场正确性做任何保证或承诺!文档内容仅供研究参考,付费前请自行鉴别。如您付费,意味着您自己接受本站规则且自行承担风险,本站不退款、不进行额外附加服务;查看《如何避免下载的几个坑》。如果您已付费下载过本站文档,您可以点击 这里二次下载
  3. 3、如文档侵犯商业秘密、侵犯著作权、侵犯人身权等,请点击“版权申诉”(推荐),也可以打举报电话:400-050-0827(电话支持时间:9:00-18:30)。
  4. 4、该文档为VIP文档,如果想要下载,成为VIP会员后,下载免费。
  5. 5、成为VIP后,下载本文档将扣除1次下载权益。下载后,不支持退款、换文档。如有疑问请联系我们
  6. 6、成为VIP后,您将拥有八大权益,权益包括:VIP文档下载权益、阅读免打扰、文档格式转换、高级专利检索、专属身份标志、高级客服、多端互通、版权登记。
  7. 7、VIP文档为合作方或网友上传,每下载1次, 网站将根据用户上传文档的质量评分、类型等,对文档贡献者给予高额补贴、流量扶持。如果你也想贡献VIP文档。上传文档
查看更多
§5.6 触发器的逻辑功能及其描述方法 本节只讨论有时钟控制的触发器。 1. 特性表 一. SR触发器 凡在时钟控制下,逻辑功能符合此特性表的触发器就叫做 SR 触发器。 R S 0 0 1 0 1 0 0 1 1 1 0 0 1 0 1 1 1 0 1 1 1 0 0 0 不定 1 1 1 不定 D 触发器等。 T 触发器、 JK 触发器、 SR 触发器、 有时钟控制的触发器,从功能不同分: Q * Q 0 0 0 2. 特性方程 3. 状态转换图 它表明 Q 从Q Q*所需要的输入条件。 综上可知 描述触发器的逻辑功能有三种方法:特性表、特性方程和状态转换图。 0 1 R = X S = 0 R = 0 S = 1 R = 1 S = 0 R = 0 S = X RS Q 0 1 00 01 11 10 0 1 1 1 X X 0 0 状态转换图可从特性表中归纳, 由特性表填卡诺图得特性方程: Q* = S + R Q SR = 0(约束条件) 二. JK触发器 凡在时钟控制下,逻辑功能符合此特性表的触发器,就叫做 JK 触发器。 1. 特性表 3. 状态转换图 0 J = 0 K = X J = X K = 0 J = 1 K = X J = X K = 1 2. 特性方程 Q = J Q + K Q * 由特性表填卡诺图化简得: 1 J K Q Q* 0 0 1 0 1 0 0 1 1 1 0 1 1 0 0 1 1 1 0 0 0 1 1 1 0 0 0 1 1 1 0 0 三. T 触发器 将JK触发器的 J、K 端连在一起,引出一个 T 端,就构成了 T 触发器。 T Q Q* 0 0 0 1 1 0 1 1 1 0 1. 特性表 2. 特性方程 3. 状态转换图 Q* = T Q + T Q 1 T=0 T=0 T = 1 T = 1 0 1 0 凡在时钟控制下,逻辑功能符合此特性表的触发器,就叫做T 触发器。 说明 保持 计数 四. D触发器 1. 特性表 2. 特性方程 3. 状态转换图 凡在时钟控制下,逻辑功能符合此特性表的触发器,就叫做 D 触发器。 D Q Q* 0 1 1 0 1 1 0 0 1 1 0 0 Q = D * 0 1 D=1 D=0 D = 0 D = 1 第五章 触 发 器 §1 概述 §3 触发器的逻辑功能及其描述方法 §2 触发器的电路结构 与动作特点 重点内容 1.掌握各种触发器的逻辑功能及其功能描述方法 2.熟悉触发器具有的动作特点 --主从RS触发器、JK触发器和D触发器 §5-1 概 述 数字电路: 分组合逻辑电路和时序逻辑电路两大类 基本单元:组合逻辑电路的基本单元是基本逻辑门; 时序逻辑电路的基本单元是? 定义:在任意时刻的输出不仅与该时刻的输入有关,而且还与电路原来的状态有关的电路。 电路特点:含有记忆功能的单元电路;输出、输入之间有反馈延迟通路。 2.时序逻辑电路 A1 An Yn Y1 时序逻辑电路的基本单元是触发器。 一.触发器的必备特点 1.具有两个能自行保持的稳态(1态或0态); 2.外加触发信号时,根据不同的输入信号可以置成1或0状态。 从触发方式不同分 从逻辑功能不同分 1). RS触发器 1).电平触发 二.触发器的分类 2).脉冲触发 3).边沿触发器 2). JK触发器 4). D触发器 3). T触发器 §5-2 SR锁存器(基本RS触发器) 一.电路结构与工作原理 Q 端、Q 端为两个互补的输出端 ; 1.电路结构(以与非门构成为例) Q Q SD RD Q = 1、Q = 0 , 定义为 1 状态; SD 端 是 置 1 端(置位端), RD 端 是 清 0 端(复位端), RD、SD 端是触发信号引入端。 Q = 0、Q = 1 , 定义为 0 状态; S R Q SD Q RD 0 0 不允许 Q Q SD RD 3、特性表 Sd Rd 不允许 1* Q* 说 明 0 0 1 1 2、工作原理 (0触发有效) SD=0、RD=0时:Q=Q=1,不符合触发器的逻辑关系。-

文档评论(0)

咪蒙 + 关注
实名认证
文档贡献者

该用户很懒,什么也没介绍

1亿VIP精品文档

相关文档