《FPGA配置》-课件.ppt

  1. 1、本文档共41页,可阅读全部内容。
  2. 2、原创力文档(book118)网站文档一经付费(服务费),不意味着购买了该文档的版权,仅供个人/单位学习、研究之用,不得用于商业用途,未经授权,严禁复制、发行、汇编、翻译或者网络传播等,侵权必究。
  3. 3、本站所有内容均由合作方或网友上传,本站不对文档的完整性、权威性及其观点立场正确性做任何保证或承诺!文档内容仅供研究参考,付费前请自行鉴别。如您付费,意味着您自己接受本站规则且自行承担风险,本站不退款、不进行额外附加服务;查看《如何避免下载的几个坑》。如果您已付费下载过本站文档,您可以点击 这里二次下载
  4. 4、如文档侵犯商业秘密、侵犯著作权、侵犯人身权等,请点击“版权申诉”(推荐),也可以打举报电话:400-050-0827(电话支持时间:9:00-18:30)。
查看更多
* 1. FPGA配置 配置(configuration)是对FPGA的内容进行编程的过程。每次上电后都需要进行配置是基于SRAM工艺FPGA的一个特点,也可以说是一个缺点。FPGA配置过程如下: FPGA 配置 器件 外部电路将配置数据载入片内配置RAM中 外部电路 FPGA配置完成 配置 RAM 配置RAM中的配置数据: 用于控制FPGA内部可编程的内部逻辑、内部寄存器和I/O寄存器初始化,I/O驱动器使能等。之后FPGA进入用户模式。 1.1 FPGA配置方式 根据FPGA在配置电路中的角色,可以将配置方式分为三类: 1.FPGA主动串行(AS----Active Serial)方式 2. JTAG方式 3. FPGA被动(Passive)方式 EPCS 系列 配置数据 FPGA主动串行(AS)方式 1 下载工具 或 智能主机 JTAG方式 2 EPC 系列 FPGA仅输出响应信号 FPGA FPGA被动(Passive)方式 3 根据FPGA在配置电路中的角色,可以将配置方式分为三类: 1.FPGA主动串行(AS)方式 2. JTAG方式 3. FPGA被动(Passive)方式 EPCS 系列 配置数据 FPGA主动串行(AS)方式 1 下载工具 或 智能主机 JTAG方式 2 EPC 系列 FPGA仅输出响应信号 FPGA FPGA被动(Passive)方式 3 被动方式可分为下列几种方式: 被动串行方式(PS) 快速被动并行(FPP)方式 被动并行异步(PPA)方式 被动并行同步(PPS)方式 被动串行异步(PSA)方式 PS---- Passive Serial FPP---- Fast passive parallel PPA---- Passive parallel asynchronous PPS---- Passive parallel synchronous PSA----Passive Serial Asynchronous FPGA EPC Device Configuration Controller Memory FPGA MAX? II or External Processor Configuration Controller External Flash Memory FPGA FPGA External Memory Initiates configuration process Provides configuration data Configuration Controller 主动(AS)方式 被动(PS)方式 被动(PS)方式 JTAG方式 配置方式 器件类别 Stratix II Stratix , Stratix GX Cyclone II Cyclone APEX II APEX20K, APEX20KE, APEX20KC Mercury ACEX 1K FLEX10K, FLEX10KE, FLEX10KA FLEX6000 被动串行(PS) √ √ √ √ √ √ √ √ √ √ 主动串行(AS) √ √ √ 快速被动并行(FPP) √ √ √ 被动并行同步(PPS) √ √ √ √ 被动并行异步(PPA) √ √ √ √ √ √ √ 被动串行异步(PSA) √ JTAG √ √ √ √ √ √ √ √ √ 仅支持边界扫描测试 Altera FPGA配置方式列表 Cyclone FPGA配置方式表 配 置 方 式 描 述 主动串行配置(AS) 采用串行配置器件(EPCS1、EPCS4、EPCS16、EPCS64) 被动配置(PS) 1.采用专用配置器件(EPC1、EPC2、EPC4、EPC8、EPC16); 2.采用配置控制器(单片机、CPLD等)配合Flash; JTAG配置 通过JTAG进行配置 1.2 FPGA配置过程 FPGA的配置包括3各阶段:复位、配置和初始化。 复位 配置 初始化 进入 用户模式 配置过程波形图 1.2 FPGA配置过程 FPGA的配置包括3各阶段:复位、配置和初始化。 复位 配置 初始化 进入 用户模式 配置数据写入到器件中 器件内部逻辑和寄存器初始化,I/O缓冲使能 配置过程波形图 FPGA 配置流程图 Power-Up Sequence time volts Power-off Power-Up Power-On Device Power Sequence POR Configuration Power supply ramp time, TRAMP Device Mode User- Mo

文档评论(0)

沙卡娜 + 关注
实名认证
内容提供者

该用户很懒,什么也没介绍

1亿VIP精品文档

相关文档