《毕业设计《基于SOPC的定时器控制数码管显示》》-公开·课件设计.pptVIP

《毕业设计《基于SOPC的定时器控制数码管显示》》-公开·课件设计.ppt

  1. 1、原创力文档(book118)网站文档一经付费(服务费),不意味着购买了该文档的版权,仅供个人/单位学习、研究之用,不得用于商业用途,未经授权,严禁复制、发行、汇编、翻译或者网络传播等,侵权必究。。
  2. 2、本站所有内容均由合作方或网友上传,本站不对文档的完整性、权威性及其观点立场正确性做任何保证或承诺!文档内容仅供研究参考,付费前请自行鉴别。如您付费,意味着您自己接受本站规则且自行承担风险,本站不退款、不进行额外附加服务;查看《如何避免下载的几个坑》。如果您已付费下载过本站文档,您可以点击 这里二次下载
  3. 3、如文档侵犯商业秘密、侵犯著作权、侵犯人身权等,请点击“版权申诉”(推荐),也可以打举报电话:400-050-0827(电话支持时间:9:00-18:30)。
  4. 4、该文档为VIP文档,如果想要下载,成为VIP会员后,下载免费。
  5. 5、成为VIP后,下载本文档将扣除1次下载权益。下载后,不支持退款、换文档。如有疑问请联系我们
  6. 6、成为VIP后,您将拥有八大权益,权益包括:VIP文档下载权益、阅读免打扰、文档格式转换、高级专利检索、专属身份标志、高级客服、多端互通、版权登记。
  7. 7、VIP文档为合作方或网友上传,每下载1次, 网站将根据用户上传文档的质量评分、类型等,对文档贡献者给予高额补贴、流量扶持。如果你也想贡献VIP文档。上传文档
查看更多
先介绍几个专业名词 FPGA (Field-Programmable Gate Array),即现场可编程门阵列。它是作为专用集成电路(ASIC)领域中的一种半定制电路而出现的,既解决了定制电路的不足,又克服了原有可编程器件门电路数有限的缺点。 本次设计所用的基本软件 Quartus II:用于完成Nios系统的综合、硬件优化、适配、编程下载和硬件系统调试等内容。(硬件开发工具) SOPC Builder:是Altera Nios嵌入式处理器开发软件包。 Nios II IDE:用于软件编程和调试。(软件开发工具) 我的计划 第一步:查阅资料了解和熟悉NIOS II处理器、quartus II 和Nios II IDE软件。 第二步:根据课题要求设计流程图。 第三步:软件设计,使用Nios II IDE软件用C语言编写程序。 第四步:通过硬件进行验证和调试。 细化每一步 一、熟悉SOPC系统,安装Quartus II 和Nios II IDE软件。 二、在Quartus II 中使用SOPC Builder 建立一个SOPC系统(包括CPU【NIOS】、定时器、IO口、SDRAM控制器、AVLON三态桥、Jtag UART、7段数码管逻辑【自建IP核】),并生成系统。 SOPC系统结构图 细化每一步 三、使用Nios II IDE软件进行软件设计,设计一个定时器控制数码管显示的时钟程序。 四、下载软核到开发板上和进行调试验证即修改硬件和软件,直到系统符合设计要求。 Free Powerpoint Templates Page * Free Powerpoint Templates 我的毕业设计-王侠 题目名称:基于SOPC的定时器控制数码管显示 SOPC : System-on-a-Programmable-Chip,即可编程片上系统。 SOPC是以FPGA为基础。用可编程逻辑技术把整个系统放到一块硅片上,称作SOPC。可编程片上系统(SOPC)是一种特殊的嵌入式系统 Free Powerpoint Templates Page * * *

文档评论(0)

花好月圆 + 关注
实名认证
文档贡献者

该用户很懒,什么也没介绍

1亿VIP精品文档

相关文档