高清-数字视频展台芯片的研究与设计-微电子学与固体电子学专业论文.docxVIP

高清-数字视频展台芯片的研究与设计-微电子学与固体电子学专业论文.docx

  1. 1、原创力文档(book118)网站文档一经付费(服务费),不意味着购买了该文档的版权,仅供个人/单位学习、研究之用,不得用于商业用途,未经授权,严禁复制、发行、汇编、翻译或者网络传播等,侵权必究。。
  2. 2、本站所有内容均由合作方或网友上传,本站不对文档的完整性、权威性及其观点立场正确性做任何保证或承诺!文档内容仅供研究参考,付费前请自行鉴别。如您付费,意味着您自己接受本站规则且自行承担风险,本站不退款、不进行额外附加服务;查看《如何避免下载的几个坑》。如果您已付费下载过本站文档,您可以点击 这里二次下载
  3. 3、如文档侵犯商业秘密、侵犯著作权、侵犯人身权等,请点击“版权申诉”(推荐),也可以打举报电话:400-050-0827(电话支持时间:9:00-18:30)。
  4. 4、该文档为VIP文档,如果想要下载,成为VIP会员后,下载免费。
  5. 5、成为VIP后,下载本文档将扣除1次下载权益。下载后,不支持退款、换文档。如有疑问请联系我们
  6. 6、成为VIP后,您将拥有八大权益,权益包括:VIP文档下载权益、阅读免打扰、文档格式转换、高级专利检索、专属身份标志、高级客服、多端互通、版权登记。
  7. 7、VIP文档为合作方或网友上传,每下载1次, 网站将根据用户上传文档的质量评分、类型等,对文档贡献者给予高额补贴、流量扶持。如果你也想贡献VIP文档。上传文档
查看更多
高清-数字视频展台芯片的研究与设计-微电子学与固体电子学专业论文

万方数据 万方数据 独 创 性 声 明 本人声明所呈交的学位论文是本人在导师指导下进行的研究工作 及取得的研究成果。据我所知,除了文中特别加以标注和致谢的地方 外,论文中不包含其他人已经发表或撰写过的研究成果,也不包含为 获得电子科技大学或其它教育机构的学位或证书而使用过的材料。与 我一同工作的同志对本研究所做的任何贡献均已在论文中作了明确的 说明并表示谢意。 签名: 日期: 年 月 日 关于论文使用授权的说明 本学位论文作者完全了解电子科技大学有关保留、使用学位论文 的规定,有权保留并向国家有关部门或机构送交论文的复印件和磁盘, 允许论文被查阅和借阅。本人授权电子科技大学可以将学位论文的全 部或部分内容编入有关数据库进行检索,可以采用影印、缩印或扫描 等复制手段保存、汇编学位论文。 (保密的学位论文在解密后应遵守此规定) 签名: 导师签名: 日期: 年 月 万方数据 万方数据 摘要 摘 要 高清数字视频展台是通过 CCD/CMOS 摄像机以光电转换技术为基础,将 实物、文稿、图片、过程等信息转换为图像信号输出, 在投影机、监视器等 显示设备上展示出来的一种演示设备,广泛的应用于教学、列举罪证、各种 会议和军事、医学等领域。同时随着集成电路设计方法学的发展,ASIC 芯片 设计水平得到显著地提高,ASIC 设计进入了以超深亚微米工艺为支撑的 SoC 时代,小型化、高性能、高可靠性、便携性和低成本成为未来电子系统及整机的 发展趋势。 本文正是基于上述情况,以高清数字视频展台芯片为研究对象,在逻辑设计 功能实现情况下,对高清数字视频展台进行 ASIC 的途径和方法设计作了探索性 研究。本文的主要内容和成果为: 1.通过对高清数字视频展台架构的研究,完成视频输入模块设计、IR 滤波 模块、存储模块、输出模块的逻辑设计,并在 LINUX 系统下采用 NOVAS Software 公司的 DEBUSSY 仿真软件,对各个模块和整体的 RTL 代码分别进行功能仿真与 验证,确保了整个设计功能的正确性。 2.完成系统的 FPGA 验证,其验证结果为 ASIC 设计提供参考,更好地提高 芯片投片成功率,其中 ASIC 设计包括:逻辑综合(Design Compiler)、形式验证 (LEC)、布局布线(SOC Encounter)以及静态时序分析(Prime Time)。 3.结合 GSMC 的 0.18 ?m CMOS 工艺及 Cadence 公司 SoC Encounter 自动布 局布线,完成了一款 120 多万门芯片的后端设计。芯片的主要指标:(1)核心电 压:1.8V;(2)I/O 电压:3.3V;(3)平均功耗:6.95×102mW;(4)平均输出电流: 12mA;(5)芯片面积: 4.8mm×4.8mm;(6)引脚数目:160 个(包括测试引脚) 关键词:视频展台,SoC,ASIC 设计,形式验证,布局布线,静态时序分析 I Abstract Abstract Digital video presenter based on photoelectric technology transform information into output of image signal through CMOS/CCD sensor, the information includes prac- ticality, pictures, draft and so on. The demonstration device displays the information. The digital video presenter widely used in teaching, citing evidence, meetings, and mil- itary, medical and other fields. Meanwhile, with the rapid development of Integrate Circuit design methodology, the design level of ASIC chip has been improved greatly, and ASIC design enters a new epoch based on VDSM: system on chip (SoC). In the case of logic function realization of the design, how to use ASIC technology to realize the chip of Digital video presenter is researched. The main content

您可能关注的文档

文档评论(0)

131****9843 + 关注
实名认证
文档贡献者

该用户很懒,什么也没介绍

1亿VIP精品文档

相关文档