数字钟最终版本.docVIP

  • 0
  • 0
  • 约5.25千字
  • 约 14页
  • 2018-12-24 发布于湖北
  • 举报
琼州学院本科生课程设计 《数字电子技术》课程设计 设计题目: 数字钟Digital Clock 专 业: 通 信 工 程 班 级: 2 0 0 9 级 学生姓名: 王 威 学 号: 0 9 2 1 6 0 3 5 起止日期: 2011、5~2011、6 指导教师: 杨 伟 2011年6月 数字钟 摘要:数字钟是一种既具有逻辑电路又具有时序电路的一种典型性的数字电路,它是用以实现时、分、秒的计时装置,它由振荡器、分频器、计数器、译码器、显示器、来达到六十进制,和二十四进制,以及整点报时的设计要求。 关键词: 数字钟、进制、振荡器、分频器、计数器、译码器、显示器 校时,报时 1、设计要求: ① 时钟功能 具有显示日、时、分、秒的功能; ② 具有快速较准时、分、秒的功能; ③ 具有整点报时的功能,在离整定10s时,便自动发出鸣叫声,步长1s,每隔1s鸣叫一次,前4响是低音,后1响为高音,共鸣叫5次,最后1响结束时为整点; ④ 整点报时高音为1000Hz; ⑤ 计时准确度 每天计时误差不超过10秒 2、数字时钟的电路系统设计: 2.1设计原理 数字电子钟是一个对标准频率(1HZ)进行计数的计数电路。它由振荡器、分配器、计数器、译码器和显示器电路组成。振荡器产生的时钟信号经过分频器形成秒脉冲信号,秒脉冲信号输入计数器进行计数,并把累计结果以“时”、“分”、“秒”的数字显示出来。秒计数器电路计满60后触发分计数器电路,分计数器电路计满60后触发时计数器电路,当计满24小时后又开始下一轮的循环计数。 通过校时电路可以对分和时进行校时,且计时过程具有报时功能,当时间到达整点前10秒开始,蜂鸣器1秒响1秒停地响5次。 2.2整体构思 数字钟是用计数器、译码器和显示器等集成电路实现“时”、“分”、“秒”按照数字方式显示的计数装置,主要由振荡器、分频器、校时电路、整点报时电路、计数器、译码器和显示器六部分组成; 荡器电路:555多谐震荡电路电路给数字钟提供一个频率方波信号,可保证数字钟的走时稳定。 ⑵分频器电路:分频器电路将高频方波信号经分频后得到低频的方波信号供秒计数器进行计数。分频器实际上也就是计数器。 ⑶时间计数器电路:时间计数电路由秒个位和秒十位计数器、分个位和分十位计数器及时个位和时十位计数器电路构成,其中秒个位和秒十位计数器、分个位和分十位计数器为60进制计数器,而根据设计要求,时个位和时十位计数器为24进制计数器。 ⑷译码驱动电路:译码驱动电路将计数器输出的4511BD码转换为数码管需要的逻辑状态,并且为保证数码管正常工作提供足够的工作电流。 ⑸整点报时电路:一般时钟都应具备整点报时电路功能,即在时间出现整点前数秒内,数字钟会自动报时,以示提醒.其作用方式是发出连续的或有节奏的音频声波。 时显示器 时显示器 分显示器 秒显示器 时译码器 分译码器 秒译码器 时计数器 分计数器 秒计数器 校正电路 振 荡 器 分 频器 报时 数字钟总体框架图(1) 3、数字钟各部分电路的设计 3.1振荡器电路 振荡器是数字钟的核心。振荡器的稳定度及频率的精确度决定了数字钟计时的准确程度,通常选用石英晶体构成振荡器电路,也可以选择555定时器。我在这里选择的是555定时器。 555定时器是一种应用极为广泛的中规模集成电路,因集成电路内部含有3个5KΩ电阻而得名。该电路使用灵活、方便,只需接少量的阻容元件就可以构成施密特触发器、单稳态触发器和多谐振荡器,且价格便宜。555定时器广泛应用于信号的产生、变换、控制与检测。 表2-1 555定时器的功能表 复位端 高电平触发端U11 低电平触发端U12 放电三极管VTD 输出端UO 0 × × 导通 0 1 2/3VCC 1/3VCC 导通 0 1 2/3VCC 1/3VCC 不变 不变 1 2/3VCC 1/3VCC 截止 1 1 2/3VCC 1/3VCC 截止 1 555定时器构成的振荡电路如图 图2 用555组成的脉冲产生电路: R3=R4=47KΩC=10μF?,则理论上555所产生的脉冲的为:f=1/(R3+2R4)Cln2=1/(47000+47000*2)*0.000001=1Hz,而设计要求为1Hz,因此理论上其误差为0,但是在实际中有很大的不确定性。 图3 3.2 时间计

文档评论(0)

1亿VIP精品文档

相关文档