- 1、原创力文档(book118)网站文档一经付费(服务费),不意味着购买了该文档的版权,仅供个人/单位学习、研究之用,不得用于商业用途,未经授权,严禁复制、发行、汇编、翻译或者网络传播等,侵权必究。。
- 2、本站所有内容均由合作方或网友上传,本站不对文档的完整性、权威性及其观点立场正确性做任何保证或承诺!文档内容仅供研究参考,付费前请自行鉴别。如您付费,意味着您自己接受本站规则且自行承担风险,本站不退款、不进行额外附加服务;查看《如何避免下载的几个坑》。如果您已付费下载过本站文档,您可以点击 这里二次下载。
- 3、如文档侵犯商业秘密、侵犯著作权、侵犯人身权等,请点击“版权申诉”(推荐),也可以打举报电话:400-050-0827(电话支持时间:9:00-18:30)。
查看更多
第2章 8086微处理器及其系统;指令的一般执行过程:
取指令 指令译码 读取操作数
执行指令 存放结果
;串行工作方式:;并行工作方式:;§2.1 8088/8086微处理器;一、8086/8088微处理器的内部结构(功能结构);8088与8086:;AH AL;总线接口单元BIU;总线接口部件BIU包括;执行单元EU;;说明:
(1)指令队列缓冲器:在执行指令的同时,将取下一条指令,并放入指令队列缓冲器中。CPU执行完一条指令后,可以指令下一条指令。提高CPU效率。
(2)地址加法器:8086/8088可用20位地址寻址1M字节的内存空间,而CPU内部的寄存器都是16 位,因此需要由一个附加的机构来计算出20位的物理地址,这个机构就是20位的地址加法器。;结论:;1. 通用寄存器;(1)数据寄存器;数据寄存器特有的习惯用法;(2)变址寄存器;(3)地址指针寄存器;BX与BP在应用上的区别;2、段寄存器;物理地址;;逻辑地址;物理地址是唯一的;BIU中的地址加法器用来实现逻辑地址到物理地址的变换
8086 可同时访问4个段,4个段寄存器中的内容指示了每个段的基地址;段寄存器:用于存放逻辑段的段基地址
CS:代码段寄存器
代码段用于存放指令代码
DS:数据段寄存器
ES:附加段寄存器
数据段和附加段用来存放操作数
SS:堆栈段寄存器
堆栈段用于存放返回地址,保存寄存器内容,
传递参数;[例]:;堆栈及堆栈段的使用;堆栈操作;[例]:;[解]:;3、控制寄存器;指令指针寄存器;标志寄存器 FLAGS
16位寄存器,其中有7位未用。;8086的指令执行过程;三、8086 CPU的引脚及工作模式;引脚定义的方法可大致分为:
每个引脚只传送一种信息(RD等);
引脚电平的高低不同的信号(IO/M等);
CPU工作于不同方式有不同的名称和定义(WR/LOCK 等);
分时复用引脚(AD15 ~ AD0 等) ;
引脚的输入和输出分别传送不同的信息(RQ/GT等)。
;主要引脚(最小模式下);主要的控制和状态信号;[例]:;READY信号(输入):;中断请求和响应信号;总线保持信号;8086CPU的两种工作模式;;最小模式——仅支持单处理器
最小模式下主要解决:
地址与数据的分离
地址锁存
电路实现方案
用3片8位的锁存器8282实现地址锁存。ALE为锁存控制信号,OE#≡0使锁存的地址直接输出;
用2片双向三态门8286用作数据总线驱动和隔离,DT/R#作为方向控制,DEN#作为开门信号;
其他控制信号由8086直接产生。 ;* 地址锁存器Intel 8282;* 数据收发器Intel 8286;8088最小组态总线形成(Intel 产品手册推荐电路);最大模式;8086/8088的引脚信号和功能(最大模式下);地址锁存器
8282
( 三片);四、时序;第4章:周期介绍;第4章:等待状态Tw的插入;小结: 8088/8086 CPU的特点
原创力文档


文档评论(0)