74LS161电子时钟设计.docVIP

  1. 1、原创力文档(book118)网站文档一经付费(服务费),不意味着购买了该文档的版权,仅供个人/单位学习、研究之用,不得用于商业用途,未经授权,严禁复制、发行、汇编、翻译或者网络传播等,侵权必究。。
  2. 2、本站所有内容均由合作方或网友上传,本站不对文档的完整性、权威性及其观点立场正确性做任何保证或承诺!文档内容仅供研究参考,付费前请自行鉴别。如您付费,意味着您自己接受本站规则且自行承担风险,本站不退款、不进行额外附加服务;查看《如何避免下载的几个坑》。如果您已付费下载过本站文档,您可以点击 这里二次下载
  3. 3、如文档侵犯商业秘密、侵犯著作权、侵犯人身权等,请点击“版权申诉”(推荐),也可以打举报电话:400-050-0827(电话支持时间:9:00-18:30)。
  4. 4、该文档为VIP文档,如果想要下载,成为VIP会员后,下载免费。
  5. 5、成为VIP后,下载本文档将扣除1次下载权益。下载后,不支持退款、换文档。如有疑问请联系我们
  6. 6、成为VIP后,您将拥有八大权益,权益包括:VIP文档下载权益、阅读免打扰、文档格式转换、高级专利检索、专属身份标志、高级客服、多端互通、版权登记。
  7. 7、VIP文档为合作方或网友上传,每下载1次, 网站将根据用户上传文档的质量评分、类型等,对文档贡献者给予高额补贴、流量扶持。如果你也想贡献VIP文档。上传文档
查看更多
. WORD格式整理. . PAGE . .专业知识分享. . 摘 要 此次电子时钟的设计,是以同步加法计数器74LS161为基础的时序逻辑电路设计,其有较强的实际应用性。74LS161可以灵活的应用于各种数字电路的设计,实现各种功能。在本设计中,我使用74LS161的各种级联方式实现了多级多进制的计数并分级连接数码管,实现了电子时钟的功能。 关键词:数字时钟;计数器;级联;74LS161。 目 录 TOC \o 1-3 \h \z \u HYPERLINK \l _Toc327804077 第1章 设计任务 2 HYPERLINK \l _Toc327804078 1.1 内容及要求 2 HYPERLINK \l _Toc327804079 1.2 用途 2 HYPERLINK \l _Toc327804081 第2章 设计方案 2 HYPERLINK \l _Toc327804082 2.1设计思路 2 HYPERLINK \l _Toc327804083 2.2 设计方案及其论证 3 HYPERLINK \l _Toc327804084 2.3 元器件的选择 4 HYPERLINK \l _Toc327804085 第3章 电路设计 7 HYPERLINK \l _Toc327804086 3.1输入 7 HYPERLINK \l _Toc327804087 3.2计数器 7 HYPERLINK \l _Toc327804089 3.3显示输出结果 9 3.4整体电路 . 9 HYPERLINK \l _Toc327804091 第4 章 整体电路的仿真测试及性能 10 4.1电路的安装调试(仿真)11 4.2性能指标测量及记录 ..11 总结 HYPERLINK \l _Toc327804092 .. 14 HYPERLINK \l _Toc327804093 参考文献 . 15 第1章 设计任务 1.1内容及要求 电子时钟设计:设计一个具有时、分、秒的十进制数字显示的计数器。用MULTISIM软件实现,并用proteus画出PCB板。 1.2用途: 此设计可以应用于各种计时器,通过调节脉冲,可以构成秒表,电子时钟以及各种显示方案的计时/计数设备。 第2章 设计方案 整体思路: 本题目的要求是做一个能显示时、分、秒的计数器,那么这个电路就用该包含3部分:第一部分提供周期的脉冲信号;第二部分是以第一部分为输入源的组合计数器;第三部分是显示部分,把第二部分计数的结果按照一定的方式显示。 2.1设计思路 2.1.1信号源 信号源要求是有周期的脉冲输入才能够进行计数,应选择方波输入的脉冲信号。 2.1.2.计数器 计数器应该分为3部分,分别记录时、分、秒。 2.1.3计秒位 一分钟有60秒,故秒位应该用60进制的计数器。记秒位要显示2位数,并且没有集成的60进制计数器,所以级联的计数器应该可以实现两位输出。每计60秒秒位将会向分位进一并且本位清零。 2.1.4计分位 一小时有60分钟,故分位也应该用60进制的计数器。和记秒位一样,记分位同样要显示2位数,且没有集成60进制计数器,所以级联的计数器应该可以实现两位输出。每计60分分位将会向小时位进一并且本位清零。 2.1.5计小时位 一天有24小时(这里设计的是24小时制计数器),故秒位应该用24进制的计数器。记小时位要显示2位数,并且没有集成的24进制计数器,所以级联的计数器应该可以实现两位输出。每计满24小时本位将会进行一次清零。 2.1.6显示输出 小时、分钟、秒这3位每位都需要输出两位数,故总共会有6位数输出。将输出显示要使用显示译码器/数码管连接到每一个计数器的输出端。 2.1.7进位和清零 进位和清零应该是同步的,即当秒位计满60秒的瞬间,应该同时发出一个进位脉冲给下一级计数器和一个本位的清零脉冲进行清零。故可以用逻辑门在两级计数器之间进行连接以实现功能。 2.2设计方案及其论证 按照整体思路,设计方案如下: 使用同步加法计数器74LS161构成60进制加法计数器作为第一级(秒)计数器。在秒的个位计数到10的瞬间,向本位发送一个清零信号,并同时向十位发送一个进位脉冲。秒的十位加法计数器在计数到6的瞬间,向本位发送一个清零信号,并同时向分位的个位发送一个进位脉冲。这样就构成了一个级联而形成的60进制带进位与清零的加法计数器。 按照同样的

文档评论(0)

文档分享 + 关注
实名认证
文档贡献者

该用户很懒,什么也没介绍

1亿VIP精品文档

相关文档