- 1、原创力文档(book118)网站文档一经付费(服务费),不意味着购买了该文档的版权,仅供个人/单位学习、研究之用,不得用于商业用途,未经授权,严禁复制、发行、汇编、翻译或者网络传播等,侵权必究。。
- 2、本站所有内容均由合作方或网友上传,本站不对文档的完整性、权威性及其观点立场正确性做任何保证或承诺!文档内容仅供研究参考,付费前请自行鉴别。如您付费,意味着您自己接受本站规则且自行承担风险,本站不退款、不进行额外附加服务;查看《如何避免下载的几个坑》。如果您已付费下载过本站文档,您可以点击 这里二次下载。
- 3、如文档侵犯商业秘密、侵犯著作权、侵犯人身权等,请点击“版权申诉”(推荐),也可以打举报电话:400-050-0827(电话支持时间:9:00-18:30)。
- 4、该文档为VIP文档,如果想要下载,成为VIP会员后,下载免费。
- 5、成为VIP后,下载本文档将扣除1次下载权益。下载后,不支持退款、换文档。如有疑问请联系我们。
- 6、成为VIP后,您将拥有八大权益,权益包括:VIP文档下载权益、阅读免打扰、文档格式转换、高级专利检索、专属身份标志、高级客服、多端互通、版权登记。
- 7、VIP文档为合作方或网友上传,每下载1次, 网站将根据用户上传文档的质量评分、类型等,对文档贡献者给予高额补贴、流量扶持。如果你也想贡献VIP文档。上传文档
查看更多
十字路口红绿灯控制系统电路的设计
PAGE
PAGE 2
《EDA技术及实验》
课程设计报告
题目 十字路口红绿灯指挥系统
专业班级 电子信息工程10级(1)班
日 期 2012年6月8号
目录
TOC \o 1-3 \h \z \u HYPERLINK \l _Toc326842441 一、设计任务与要求 PAGEREF _Toc326842441 \h 3
HYPERLINK \l _Toc326842442 二、元器件清单及简介 PAGEREF _Toc326842442 \h 3
HYPERLINK \l _Toc326842443 三、设计原理分析 PAGEREF _Toc326842443 \h 5
HYPERLINK \l _Toc326842444 3.1控制器设计 PAGEREF _Toc326842444 \h 5
HYPERLINK \l _Toc326842445 3.2定时器设计 PAGEREF _Toc326842445 \h 7
HYPERLINK \l _Toc326842446 3.3时钟信号脉冲发生器设计 PAGEREF _Toc326842446 \h 7
HYPERLINK \l _Toc326842447 3.4译码器设计 PAGEREF _Toc326842447 \h 7
HYPERLINK \l _Toc326842448 3.5延时电路设计 PAGEREF _Toc326842448 \h 8
HYPERLINK \l _Toc326842449 3.6总电路图 PAGEREF _Toc326842449 \h 9
HYPERLINK \l _Toc326842450 四、PCB设计的基本步骤及原理图 PAGEREF _Toc326842450 \h 10
HYPERLINK \l _Toc326842451 五、设计中的问题及改进 PAGEREF _Toc326842451 \h 14
HYPERLINK \l _Toc326842452 六、总结 PAGEREF _Toc326842452 \h 15
HYPERLINK \l _Toc326842453 七、参考文献 PAGEREF _Toc326842453 \h 15
一、设计任务与要求
1.自动完成绿-黄-红-绿-……工作循环;
2.每种信号灯亮的时间相等,如:绿灯亮10秒-黄灯亮10
红灯亮10秒,如此循环;
3.用倒计时的方法,数字显示当前信号的剩余时间,提醒行人和司机;
二、元器件清单及简介
2.1清单:
名称
大小
型号
数量
封装型号
非门
74LS04N
12
DIP14
数据选择器
74153(四选一)
1
DIP16
与门
74LS08
1
DIP14
计数器
74192
2
DIP16
D触发器
7474
2
DIP14
译码器
74LS138
1
DIP16
脉冲
100HZ
1
DIP16
电阻
65.5k
1
AXIAL0.3
电容
10uF
1
RAD0.1
数码管
DCD-HEX-DIG-GREED
2
SIP8
二极管
3
DIODE0.7
2.2简介:在multisim10.0中集成块介绍
2.2.1 74153图
2.2.2 74192图
74192集成计数器的逻辑功能表:
清零
预置
使能
预置数据输入
数据输出
R0
LD
CPu
CPD
D3
D2
D1
D0
Q3
Q2
Q1
Q0
H
×
×
×
×
×
×
×
L
L
L
L
L
L
×
×
D
C
B
A
D
C
B
A
L
H
上升沿
H
×
×
×
×
加法计数
L
H
H
上升沿
×
×
×
×
减法计数
192 为可预置的十进制同步加/ 减计数器, 共有54192/74192,54LS192/74LS192 两种线路结构形式。其主要电特性的典型值如下:
192 的清除端是异步的。当清除端(LR)为高电平时,不管时钟端(CPD、CPU)状态如何,即可完成清除功能。
192 的预置是异步的。当置入控制端(LD)为低电平时,不管时钟CP的状态如何,输出端(Q0~Q3)即可预置成与数据输入端(A~D)相一致的状态。
192 的计数是同步的,靠CPD、CPU同时加在4 个触发器上而实现。在CPD、CPU上升沿作用下Q0~Q3 同时变化,从而消除了异步计数器中出现的计数尖峰。当进行加计数或减计数时可分别利用CPD或CPU,此时另一个时钟应为
文档评论(0)