- 1、原创力文档(book118)网站文档一经付费(服务费),不意味着购买了该文档的版权,仅供个人/单位学习、研究之用,不得用于商业用途,未经授权,严禁复制、发行、汇编、翻译或者网络传播等,侵权必究。。
- 2、本站所有内容均由合作方或网友上传,本站不对文档的完整性、权威性及其观点立场正确性做任何保证或承诺!文档内容仅供研究参考,付费前请自行鉴别。如您付费,意味着您自己接受本站规则且自行承担风险,本站不退款、不进行额外附加服务;查看《如何避免下载的几个坑》。如果您已付费下载过本站文档,您可以点击 这里二次下载。
- 3、如文档侵犯商业秘密、侵犯著作权、侵犯人身权等,请点击“版权申诉”(推荐),也可以打举报电话:400-050-0827(电话支持时间:9:00-18:30)。
- 4、该文档为VIP文档,如果想要下载,成为VIP会员后,下载免费。
- 5、成为VIP后,下载本文档将扣除1次下载权益。下载后,不支持退款、换文档。如有疑问请联系我们。
- 6、成为VIP后,您将拥有八大权益,权益包括:VIP文档下载权益、阅读免打扰、文档格式转换、高级专利检索、专属身份标志、高级客服、多端互通、版权登记。
- 7、VIP文档为合作方或网友上传,每下载1次, 网站将根据用户上传文档的质量评分、类型等,对文档贡献者给予高额补贴、流量扶持。如果你也想贡献VIP文档。上传文档
查看更多
成 绩 评 定 表
学生姓名
班级学号
专 业
课程设计题目
评
语
组长签字:
成绩
日期
201年月日
课程设计任务书
学 院
专 业
学生姓名
班级学号
课程设计题目
实践教学要求与任务:
一、内容及要求:
利用所学的EDA设计方法设计数字频率计,熟练使用使用QUARTUS = 2 \* ROMAN II应用软件,进一步学习使用VHDL语言、原理图等EDA设计方法进行综合题目的方法。
1调试底层模块,并时序仿真。
2.设计顶层模块,并时序仿真。
3.撰写课程设计报告,设计报告要求及格式见附件。
二、功能要求:
设计一个思维十进制的数字频率计。要求具有以下功能;
测量范围:1HZ~10HZ。
测量误差≤1/
响应时间≤15s。
显示时间不小于1s。
具有记忆显示的功能。即在测量过程中不刷新数据。等数据过程结束后才显示测量结果。给出待测信号的频率值。并保存到下一次测量结束。
包括时基产生与测评时序控制电路模块。以及待测信号脉冲计数电路模块和锁存与译码显示控制电路。
工作计划与进度安排:
课程设计时间为10天(2周)
1、调研、查资料1天。
2、总体方案设计2天。
3、代码设计与调试5天。
4、撰写报告1天。
5、验收1天。
指导教师:
201年月日
专业负责人:
201年月日
学院教学副院长:
201年月日
PAGE \* MERGEFORMAT1
目录
TOC \o 1-3 \h \z \u HYPERLINK \l _Toc445284847 1.设计要求 PAGEREF _Toc445284847 \h 2
HYPERLINK \l _Toc445284848 2、设计目的 PAGEREF _Toc445284848 \h 2
HYPERLINK \l _Toc445284849 3.总体设计思路及解决方案 PAGEREF _Toc445284849 \h 2
HYPERLINK \l _Toc445284850 3.1相关知识 PAGEREF _Toc445284850 \h 2
HYPERLINK \l _Toc445284851 3.3、设计思路及解决方案 PAGEREF _Toc445284851 \h 4
HYPERLINK \l _Toc445284852 4.分层次方案设计及代码描述 PAGEREF _Toc445284852 \h 5
HYPERLINK \l _Toc445284853 4.1.底层程序源码 PAGEREF _Toc445284853 \h 5
HYPERLINK \l _Toc445284854 4.2顶层程序源码 PAGEREF _Toc445284854 \h 10
HYPERLINK \l _Toc445284855 5.各模块的时序仿真结果 PAGEREF _Toc445284855 \h 12
HYPERLINK \l _Toc445284856 6.设计心得 PAGEREF _Toc445284856 \h 15
数字频率计课程设计
1.设计要求
设计一个四位十进制的数字频率计。要求具有以下功能:
(1)测量范围:1HZ~10HZ。
(2) 测量误差≤1/
(3)响应时间≤15s。
(4)显示时间不小于1s。
(5)具有记忆显示的功能。即在测量过程中不刷新数据。等数据过
程结束后才显示测量结果。给出待测信号的频率值。并保存到
下一次测量结束。
(6)包括时基产生与测评时序控制电路模块。以及待测信号脉冲计
数电路模块和锁存与译码显示控制电路。
2、设计目的
通过综合性课程设计题目的完成过程,运用所学EDA知识,解决生活中遇到的实际问题,达到活学活用,所学为所用的目的,进一步理解EDA的学习目的,提高实际应用水平。
本次设计的数字频率计具有精度高、使用方便、测量迅速、便于实现测量过程自动化等优点,是频率测量的重要手段之一。数字频率计主要包括时基产生与测评时序控制电路模块、待测信号脉冲计数电路、译码显示与锁存控制电路模块。
3.总体设计思路及解决方案
3.1相关知识
Quartus II 是Altera公司的综合性PLD开发软件,支持原理图、VHDL、VerilogHDL以及AHDL(Altera Hardware Description Language)等多种设计输入形式,内嵌自有的综合器以及仿真器,可以完成从设计输入到硬件配置的完整PLD设计流程。
Quartus II可以在XP、Linux以及Unix上使用,除了可以使用Tcl脚本完成设计流程外,提供了完善的用户图形界面设计方式。具有运行速度快,
您可能关注的文档
最近下载
- 摩擦学基础知识-磨损.ppt VIP
- 景观规划设计(第3版)课件:滨水景观文化设计.pptx VIP
- 甘肃省兰州市城关区树人学校2022-2023学年八年级上学期期中物理试卷(含答案).docx VIP
- 2018-2019学年甘肃省兰州市树人中学八年级(上)期中物理试卷.docx VIP
- 2020-2021学年甘肃省兰州市城关区树人中学八年级(上)期中物理试卷(含解析).doc VIP
- 十五五规划(2026-2030年)是国家未来五年发展的战略性蓝图。以下关于十五.docx VIP
- 电工基础试卷a卷及答案.doc VIP
- 甘肃省兰州市第三十五中学2022-2023学年八年级上学期期中物理试卷(含答案).docx VIP
- 北京市通州区2024-2025学年七年级上学期期末生物学试题(含答案).pdf VIP
- 北京市通州区2024-2025学年七年级上学期期末考试英语试卷.docx VIP
原创力文档


文档评论(0)