第五章数字电路系统设计.PDFVIP

  1. 1、原创力文档(book118)网站文档一经付费(服务费),不意味着购买了该文档的版权,仅供个人/单位学习、研究之用,不得用于商业用途,未经授权,严禁复制、发行、汇编、翻译或者网络传播等,侵权必究。。
  2. 2、本站所有内容均由合作方或网友上传,本站不对文档的完整性、权威性及其观点立场正确性做任何保证或承诺!文档内容仅供研究参考,付费前请自行鉴别。如您付费,意味着您自己接受本站规则且自行承担风险,本站不退款、不进行额外附加服务;查看《如何避免下载的几个坑》。如果您已付费下载过本站文档,您可以点击 这里二次下载
  3. 3、如文档侵犯商业秘密、侵犯著作权、侵犯人身权等,请点击“版权申诉”(推荐),也可以打举报电话:400-050-0827(电话支持时间:9:00-18:30)。
  4. 4、该文档为VIP文档,如果想要下载,成为VIP会员后,下载免费。
  5. 5、成为VIP后,下载本文档将扣除1次下载权益。下载后,不支持退款、换文档。如有疑问请联系我们
  6. 6、成为VIP后,您将拥有八大权益,权益包括:VIP文档下载权益、阅读免打扰、文档格式转换、高级专利检索、专属身份标志、高级客服、多端互通、版权登记。
  7. 7、VIP文档为合作方或网友上传,每下载1次, 网站将根据用户上传文档的质量评分、类型等,对文档贡献者给予高额补贴、流量扶持。如果你也想贡献VIP文档。上传文档
查看更多
第五章:数字电路系统设计 5.1 二进制加法器(Adder ) —— 加法器是数字运算系统中最基本的单元电路,任何复 杂的二进制算术运算一般都是按照一定的规则通过基本的 加法操作来实现的。 1位加法器——半加器与全加器 半加器(Half Adder ) A B Sum Carry 一位半加器逻辑表达式 0 0 0 0 Sum A ⊕B 0 1 1 0 1 0 1 0 Carry A •B 1 1 0 1 图:一位半加器真值表 5.1 二进制加法器(Adder ) 全加器(Full Adder ) 全加器真值表和逻辑表达式 A B Cin Sum Cout 0 0 0 0 0 0 1 0 1 0 1 0 0 1 0 1 1 0 0 1 0 0 1 1 0 0 1 1 0 1 1 0 1 0 1 1 1 1 1 1 5.1 二进制加法器(Adder ) 1位加法器——半加器与全加器 全加器(Full Adder ) 一位全加器逻辑电路图 5.1 二进制加法器(Adder ) 1位加法器——半加器与全加器 全加器(Full Adder ) 一位全加器MOS管电路图 5.1 二进制加法器(Adder ) 1位加法器——半加器与全加器 全加器(Full Adder ) 一位全加器集成电路版图 5.1 二进制加法器(Adder ) n位并行加法器 并行相加是指n位被加数中的每一位与n位加数中的 各个对应位同时相加。n位并行加法器由n个一位全加 器相互连接构成,其连接方式决定了该加法器的电路 复杂程度和运算速度。 行波进位加法器(Ripple Carry Adder ) 5.1 二进制加法器(Adder ) 行波进位加法器(Ripple Carry Adder ) 结构特点 该加法器每一位的进位输入均由相邻的低位送 来,在最高位(n-1 )得到最后的进位输出 Carry,输出的“和”SUM则从各个相应位取得。 性能特点: • 电路简单、规则,易于IC版图的设计与实现; • 主要缺点:进位信

文档评论(0)

***** + 关注
实名认证
文档贡献者

该用户很懒,什么也没介绍

1亿VIP精品文档

相关文档