网站大量收购独家精品文档,联系QQ:2885784924

Ultibrd7使用举例.ppt

  1. 1、本文档共13页,可阅读全部内容。
  2. 2、原创力文档(book118)网站文档一经付费(服务费),不意味着购买了该文档的版权,仅供个人/单位学习、研究之用,不得用于商业用途,未经授权,严禁复制、发行、汇编、翻译或者网络传播等,侵权必究。
  3. 3、本站所有内容均由合作方或网友上传,本站不对文档的完整性、权威性及其观点立场正确性做任何保证或承诺!文档内容仅供研究参考,付费前请自行鉴别。如您付费,意味着您自己接受本站规则且自行承担风险,本站不退款、不进行额外附加服务;查看《如何避免下载的几个坑》。如果您已付费下载过本站文档,您可以点击 这里二次下载
  4. 4、如文档侵犯商业秘密、侵犯著作权、侵犯人身权等,请点击“版权申诉”(推荐),也可以打举报电话:400-050-0827(电话支持时间:9:00-18:30)。
查看更多
Ultibrd7使用举例

第 9 章 Ultiboard 7 的应用举例 主要内容 9.1 multisim 文件的导入 9.2电路板设计 9.3电路板的布局及布线 9.4电路设计检查与修改 9.5输出设计 9.6 3D 视图 9.1 multisim 文件的导入 9.2 电路板设计 9.3 电路板的布局及布线 9.4 电路设计检查与修改 9.5 输出设计 9.6 3D 视图 * 在multisim7中,设计电路图。在设计电路原理图的过程中,尽量避免使用虚拟元件,而采用具有引脚封装(footprint)的实际元件。 1.设计multisim文件 2.生成网表文件 执行菜单命令:transfer/transfer to ultiboard v7,则multisim 7弹出一个文件保存的窗口,选择生成的网表文件*.nt7的保存路径以及文件名。 注意:若multisim文件中含有虚拟元器件,则在生成网表文件的过程中,会出现提示信息告知虚拟元件将不会出现在网表文件中。如果这些虚拟元件本身就不是电路实际包含的元件,如示波器、电源等,可不必关心,否则需要修改multisim文件。 在ultiboard7中执行菜单命令:file/new project,新建项目,项目的扩展名为.ewprj。Ultiboard在新建项目的同时,也为项目添加了一个与项目同名的ultiboard文件。 3.新建项目并导入网表文件 网表导入后的电路图: 执行菜单命令:file/import/UB netlist,在弹出的窗口中选择网表文件并打开。 选择PCB文件所采用的计量单位、线宽以及元件与导线之间的间距。 系统执行网表文件的导入,并显示导入结果。 4.导入网表文件 引入网表后,自动添加外轮廓。 (1)选中所有元件,并拖动到电路板中; (2)设置当前工作层为board outline层; (3)修改电路板的轮廓线,至图示图形. 9.2.1 电路板外形设计 选择edit/properties,在属性窗口中选择Board Setting标签。设置电路板为双面板,并确定顶层和底层的走线方向分别为水平方向和垂直方向。 9.2.2 电路板层堆栈的设计 1.调整电路板的布局; 2.执行菜单命令:autoroute/place,启动自动布线器; 3.执行自动布线器菜单命令:route!,直至布线结束。 4.关闭自动布线器,返回ultiboard界面; 5.Ultiboard弹出窗口提示“Do you want to read the Internal Autorouter data?”,选择“是”,布线后的电路如下图所示。 修改整理后的电路 检查:执行design/netlist and DRC check进行电路设计检查。 修改:通过错误提示进行错误的定位并修改。 整理: 1.选择edit/copper delete/open trace ends,清除开路导线。 2.选择edit/copper delete/unused vias,清除多余的过孔。 3.设置silkscreen Top层 为当前工作层, 整理元器件标号。 ultiboard 7可以输出多种类型的文件。 执行file/export; 选择需要的输出文件,并对输出文件的属性进行相应设置。如果选择的文件格式不需要电路的各电路层文件,直接选择“export”输出即可;否则需要对输出的电路层进行设置。例如,若选择输出的文件为DXF格式的文件,单击“properties”,在弹出的窗口中选择需要输出的电路层,确定之后,选择“export”即可完成文件的输出。 选择菜单命令:tools/view 3D,显示电路板的3D图。 * * *

文档评论(0)

静待花开 + 关注
实名认证
内容提供者

该用户很懒,什么也没介绍

1亿VIP精品文档

相关文档