数字设计基础与应用 第2章 答案.docVIP

  1. 1、本文档共47页,可阅读全部内容。
  2. 2、原创力文档(book118)网站文档一经付费(服务费),不意味着购买了该文档的版权,仅供个人/单位学习、研究之用,不得用于商业用途,未经授权,严禁复制、发行、汇编、翻译或者网络传播等,侵权必究。
  3. 3、本站所有内容均由合作方或网友上传,本站不对文档的完整性、权威性及其观点立场正确性做任何保证或承诺!文档内容仅供研究参考,付费前请自行鉴别。如您付费,意味着您自己接受本站规则且自行承担风险,本站不退款、不进行额外附加服务;查看《如何避免下载的几个坑》。如果您已付费下载过本站文档,您可以点击 这里二次下载
  4. 4、如文档侵犯商业秘密、侵犯著作权、侵犯人身权等,请点击“版权申诉”(推荐),也可以打举报电话:400-050-0827(电话支持时间:9:00-18:30)。
  5. 5、该文档为VIP文档,如果想要下载,成为VIP会员后,下载免费。
  6. 6、成为VIP后,下载本文档将扣除1次下载权益。下载后,不支持退款、换文档。如有疑问请联系我们
  7. 7、成为VIP后,您将拥有八大权益,权益包括:VIP文档下载权益、阅读免打扰、文档格式转换、高级专利检索、专属身份标志、高级客服、多端互通、版权登记。
  8. 8、VIP文档为合作方或网友上传,每下载1次, 网站将根据用户上传文档的质量评分、类型等,对文档贡献者给予高额补贴、流量扶持。如果你也想贡献VIP文档。上传文档
查看更多
数字设计基础与应用 第2章 答案

PAGE PAGE 46 第2章 组合逻辑电路分析与设计 数字设计基础与应用 2-1 图2-5是两个CMOS逻辑门的内部结构图,试说出逻辑门的名称,并写出输出函数表达式,画出其逻辑符号。 (a) (b)图2-5 CMOS逻辑门内部结构图 (a) (b) 图2-5 CMOS逻辑门内部结构图 解 图2-5(a)电路实现与门功能,输出函数表达式为F=AB,其逻辑符号如图2-1(a)所示。图2-5(b)电路实现A和的或非运算,输出函数表达式为,逻辑符号如图2-1(b)所示,其中,输入信号B所接输入端的小圆圈表示取非操作。 (a) (b)图2-12-2 已知74S00是2输入四与非门,IOL=20mA,IOH =1mA,IIL=2mA,IIH=50μA;7410是3输入三与非门,IOL=16mA,IOH =0.4mA,IIL=1.6mA,IIH=40μ (a) (b) 图2-1 解 74S00驱动74S00:, 。所以,74S00的扇出系数NO=10。 7410驱动7410:,。所以,7410的扇出系数NO=10。 74S00驱动7410:,。所以,74S00可以驱动12个7410的输入端。 7410驱动74S00:,,所以,7410可以驱动8个74S00的输入端。 (a) (b) (c)图2-72-3 图2-7中的逻辑门均为TTL门。试问图中电路能否实现,,的功能?要求说明理由。 (a) (b) (c) 图2-7 解 图2-7(a)需要确定在与非门输出信号驱动下,三极管能否实现非门功能。 当与非门输出低电平(约0.3V)时,由于三极管的(三极管的导通电压),所以三极管截止,集电极电阻()上的压降为0,F1输出高电平(+5V)。 当与非门输出高电平(约3.6V)时,三极管导通,VBE=0.7V,基极电流为 三极管的基极饱和电流为(设三极管饱和输出电压VCES=0.2V) 由于IBIBS,三极管饱和,F1输出低电平(0.2V)。 综上所述,三极管实现非门功能。整个电路是一个与非-非结构,实现与运算。 图2-7(b)所示电路中,当与非门输出高电平(3.6V)时,三极管导通,导通后的三极管的VBE基本上被钳制在0.7V,把与非门输出电平也下拉到0.7V,多余的高电平由逻辑门内部的输出电路负担,逻辑门输出电流过大。不仅造成逻辑门输出电平错误,而且容易损坏器件。所以,该电路结构是不正确的。 图2-7(c)所示电路是两个集电极开路与非门的输出信号采用“线与”连接的结构。该电路存在的问题是,缺少集电极开路门输出端必须的上拉电阻和上拉电源。所以,该电路不能实现。 2-4 试用OC与非门实现逻辑函数,假定不允许反变量输入。 图2-8 解 用OC与非门及其线与功能实现的逻辑函数形式为“与非-与”。通过卡诺图化简求取最简“与非-与”表达式时,应该圈0,先写出最简或与式,然后变换成“与非-与”形式。电路如图2-8所示。 图2-8 2-5 某组合逻辑电路如图2-9(a)所示 写出输出函数F的表达式; 列出真值表; 对应图2-9(b)所示输入波形,画出输出信号F的波形; 用图2-9(c)所示与或非门实现函数F(允许反变量输入)。 (a) (b) (c)图2-9解 (1)图2-9(a)中的两个三态门分时操作,当控制输入变量E=0时,三态与门工作,输出信号;当E=1时,三态非门工作,输出。综合上述情况,输出函数为。 (a) (b) (c) 图2-9 (2)输出函数F的真值表如表2-4所示。 (3)输出信号的波形如图2-10(a)所示。 (a) (b)图2-10表2-4 真值表EAB(a) (b) 图2-10 表2-4 真值表 EAB F 000 0 001 1 010 0 011 0 100 1 101 0 110 0 111 0 2-6 写出图2-11所示电路的输出函数表达式,说明该电路的逻辑功能和每个输入变量和输出变量的含义。 解 由逻辑门构成的组合逻辑电路的输出函

您可能关注的文档

文档评论(0)

jyf123 + 关注
实名认证
文档贡献者

该用户很懒,什么也没介绍

版权声明书
用户编号:6153235235000003

1亿VIP精品文档

相关文档