第3章分立元件本电路.pptVIP

  1. 1、原创力文档(book118)网站文档一经付费(服务费),不意味着购买了该文档的版权,仅供个人/单位学习、研究之用,不得用于商业用途,未经授权,严禁复制、发行、汇编、翻译或者网络传播等,侵权必究。。
  2. 2、本站所有内容均由合作方或网友上传,本站不对文档的完整性、权威性及其观点立场正确性做任何保证或承诺!文档内容仅供研究参考,付费前请自行鉴别。如您付费,意味着您自己接受本站规则且自行承担风险,本站不退款、不进行额外附加服务;查看《如何避免下载的几个坑》。如果您已付费下载过本站文档,您可以点击 这里二次下载
  3. 3、如文档侵犯商业秘密、侵犯著作权、侵犯人身权等,请点击“版权申诉”(推荐),也可以打举报电话:400-050-0827(电话支持时间:9:00-18:30)。
  4. 4、该文档为VIP文档,如果想要下载,成为VIP会员后,下载免费。
  5. 5、成为VIP后,下载本文档将扣除1次下载权益。下载后,不支持退款、换文档。如有疑问请联系我们
  6. 6、成为VIP后,您将拥有八大权益,权益包括:VIP文档下载权益、阅读免打扰、文档格式转换、高级专利检索、专属身份标志、高级客服、多端互通、版权登记。
  7. 7、VIP文档为合作方或网友上传,每下载1次, 网站将根据用户上传文档的质量评分、类型等,对文档贡献者给予高额补贴、流量扶持。如果你也想贡献VIP文档。上传文档
查看更多
第3章分立元件本电路

本章要求: 放大的概念: 3.1 共发射极放大电路 3.1.1 基本放大电路的组成 共射放大电路的电压放大作用 结论: 共射放大电路的电压放大作用 结论: 结论: 1. 实现放大的条件 2. 直、流通路和交流通路 3.1.2 放大电路的静态分析 一、用估算法确定静态值 二、用图解法确定静态值 用图解法确定静态值 3.1.3 放大电路的动态分析 1、动态分析图解法 非线性失真 非线性失真 3.1.3 放大电路的动态分析 1、动态分析图解法 非线性失真 非线性失真 2、 微变等效电路法 3.1.4 静态工作点的稳定 1. 温度变化对静态工作点的影响 2. 分压式偏置电路 1) 稳定Q点的原理 2. 分压式偏置电路 1) 稳定Q点的原理 2) 静态工作点的计算 3) 动态分析 3.2 射极输出器 共集电极放大电路(射极输出器)的特点: 3.4 分立元件组成的基本门电路 (第七周第二次课讲) 逻辑门电路的基本概念 1. 模拟信号 1. “与”逻辑关系 2. “或”逻辑关系 3. “非”逻辑关系 1. 二极管“与” 门电路 1. 二极管“与” 门电路 2. 二极管“或” 门电路 2. 二极管“或” 门电路 3. 晶体管“非” 门电路 处理数字信号的电路称为数字电路,它注重研究的是输入、输出信号之间的逻辑关系。 在数字电路中,晶体管一般工作在截止区和饱和区,起开关的作用。 脉冲信号 正脉冲:脉冲跃变后的值比初始值高 负脉冲:脉冲跃变后的值比初始值低 如: 0 +3V 0 -3V 正脉冲 0 +3V 0 -3V 负脉冲 220V + - 设:开关断开、灯不亮用逻辑 “0”表示,开关闭合、灯亮用 逻辑“1”表示。 逻辑表达式: Y = A ? B “与”逻辑关系是指当决定某事件的条件全部具备时,该事件才发生。 0 0 0 1 0 1 1 1 0 1 0 0 A B Y B Y A 状态表 B Y 220V A + - “或”逻辑关系是指当决定某事件的条件之一具备时,该事件就发生。 逻辑表达式: Y = A + B 状态表 0 0 0 1 1 1 1 1 0 1 1 0 A B Y “非”逻辑关系是否定或相反的意思。 逻辑表达式:Y = A 状态表 1 0 1 A Y 0 Y 220V A + - R 由电子电路实现逻辑运算时,它的输入和输出信号都是用电位(或称电平)的高低表示的。高电平和低电平都不是一个固定的数值,而是有一定的变化范围。 门电路是用以实现逻辑关系的电子电路,与前面所讲过的基本逻辑关系相对应。 门电路主要有:与门、或门、非门、与非门、或非门、异或门等。 分立元件基本逻辑门电路 电平的高低一般用“1”和“0”两种状态区别,若规定高电平为“1”,低电平为“0”则称为正逻辑。 1 0 0V UCC 高电平 低电平 (1) 电路 (2) 工作原理 输入A、B、C全为高电平“1”,输出 Y 为“1”。 输入A、B、C不全为“1”,输出 Y 为“0”。 0V 0V 0V 0V 0V 3V +U 12V R DA DC A B Y DB C 3V 3V 3V 0V 0 0 0 0 0 0 1 0 1 0 1 0 1 1 0 0 1 0 0 0 0 1 1 0 0 1 0 0 1 1 1 1 A B Y C “与” 门逻辑状态表 0V 3V (3) 逻辑关系: “与”逻辑 即:有“0”出“0”, 全“1”出“1” Y=A B C 逻辑表达式: 逻辑符号: A B Y C 0 0 0 0 0 0 1 0 1 0 1 0 1 1 0 0 1 0 0 0 0 1 1 0 0 1 0 0 1 1 1 1 A B Y C “与” 门逻辑状态表 (1) 电路 0V 0V 0V 0V 0V 3V 3V 3V 3V 0V 0 0 0 0 0 0 1 1 1 0 1 1 1 1 0 1 1 0 0 1 0 1 1 1 0 1 0 1 1 1 1 1 A B Y C “或” 门逻辑状态表 3V 3V -U 12V R DA DC A B Y DB C (2) 工作原理 输入A、B、C全为低电平“0”,输出 Y 为“0”。 输入A、B、C有一个为“1”,输出 Y 为“1”。 UCE Q uCE/V t t iC/mA IC iC/mA uCE/V O O O uo 若Q设置过高 晶体管进入饱和区工作,造成饱和失真。 适当减小IB可消除失真。 O Q uCE/V t iC/mA uCE/V O O UCE uo 若Q设置过低 晶体管进入截止区工作,造成截止失真。 适当增加IB可消除失真。

文档评论(0)

jixujianchi + 关注
实名认证
文档贡献者

该用户很懒,什么也没介绍

1亿VIP精品文档

相关文档