verilogHDL的电子琴设计.doc

  1. 1、本文档共25页,可阅读全部内容。
  2. 2、原创力文档(book118)网站文档一经付费(服务费),不意味着购买了该文档的版权,仅供个人/单位学习、研究之用,不得用于商业用途,未经授权,严禁复制、发行、汇编、翻译或者网络传播等,侵权必究。
  3. 3、本站所有内容均由合作方或网友上传,本站不对文档的完整性、权威性及其观点立场正确性做任何保证或承诺!文档内容仅供研究参考,付费前请自行鉴别。如您付费,意味着您自己接受本站规则且自行承担风险,本站不退款、不进行额外附加服务;查看《如何避免下载的几个坑》。如果您已付费下载过本站文档,您可以点击 这里二次下载
  4. 4、如文档侵犯商业秘密、侵犯著作权、侵犯人身权等,请点击“版权申诉”(推荐),也可以打举报电话:400-050-0827(电话支持时间:9:00-18:30)。
查看更多
河海大学本科课程设计报告 PAGE PAGE 1 - - . .. 河海大学计算机与信息学院(常州) 课程设计报告 题 目 电子琴设计 专业/学号 电科/1162910124 授课班号 278605 学生姓名 马东林 指导教师 单鸣雷 完成时间 2014/01/07 课程设计(报告)任务书 (理 工 科 类) Ⅰ、课程设计(报告)题目: 电子琴设计 Ⅱ、课程设计(论文)工作内容 用FPGA器件驱动蜂鸣器演奏“茉莉花”片段。一首乐曲包含三个要素:乐曲声音频率,发音时间的长短,停顿的时间。按照图1乐谱,设计相应电路控制speaker信号的方波频率,某一频率持续时间长短,各频率间间隔大小,就可以推动蜂鸣器演奏乐曲。 图1 茉莉花简谱 一、课程设计目标 1、培养综合运用知识和独立开展实践创新的能力; 2、培养学生独立编写verilog hdl 程序的能力,加深对课本知识的理解。 二、研究方法及手段应用 1、将任务分成若干模块,查阅相关论文资料,分模块调试和完成任务; 2、两人一组合作分工完成程序的编写和调试。 三、课程设计预期效果 1、完成实验环境搭建; 2、完成程序的编写和调试; 3、能在实验平台上顺利演示效果用蜂鸣器播放一首音乐,并可以按键弹奏; 4、锻炼学生的独立分析程序,解决问题的能力以及掌握verilog hdl 的实际应用。 学生姓名: 马东林 专业年级: 电科/2011 分页,居中,宋体二号加。摘 要 分页,居中,宋体二号加。 乐曲演奏广泛用于自动答录装置、手机铃声、集团电话及智能仪器仪表设备。实现方法有许多种,在众多的实现方法中,以纯硬件完成乐曲演奏,随着FPGA集成度的提高,价格下降,EDA设计工具更新换代,功能日益普及与流行,使这种方案的应用越来越多。FPGA预装了很多已构造好的参数化库单元LPM器件,通过引入支持LPM的EDA软件工具,设计者可以设计出结构独立而且硅片的使用效率非常高的产品。本设计由现场可编程门矩阵(FPGA)作为控制芯片,通过VreilogHDL硬件描述语言设计,运用自顶而下的设计思想,按功能逐层分割实现层次化的设计。总体设计方案为先用分频电路产生不同频率方波;再利用利用数控分频器实现speaker输出信号频率的选择,某一频率持续时间长短,各频率间间隔大小,其中方波的频率决定了音调的高低。 【关键词】FPGA 分频 方波 乐曲演奏 ABSTRACT Playing music is widely used in automatic answering device, cell phone ring tones, PBX and intelligent instrumentation equipment. There are many ways to achieve in many implementations, the pure hardware complete the music played, with the improvement of FPGA integration, lower prices, EDA design tool replacement, the increasing popularity of functional and popular, so the application of this approach increasingly more. FPGA preloaded with many already constructed parameterized library unit LPM devices supported by the introduction of LPMs EDA software tools, designers can design a structure independent and efficient use of silicon products is very high. The design of field programmable gate array (FPGA) as a control chip, description language design, the use of top-down design ideas through Vreilog

文档评论(0)

ygxt89 + 关注
实名认证
内容提供者

该用户很懒,什么也没介绍

1亿VIP精品文档

相关文档