- 1、原创力文档(book118)网站文档一经付费(服务费),不意味着购买了该文档的版权,仅供个人/单位学习、研究之用,不得用于商业用途,未经授权,严禁复制、发行、汇编、翻译或者网络传播等,侵权必究。。
- 2、本站所有内容均由合作方或网友上传,本站不对文档的完整性、权威性及其观点立场正确性做任何保证或承诺!文档内容仅供研究参考,付费前请自行鉴别。如您付费,意味着您自己接受本站规则且自行承担风险,本站不退款、不进行额外附加服务;查看《如何避免下载的几个坑》。如果您已付费下载过本站文档,您可以点击 这里二次下载。
- 3、如文档侵犯商业秘密、侵犯著作权、侵犯人身权等,请点击“版权申诉”(推荐),也可以打举报电话:400-050-0827(电话支持时间:9:00-18:30)。
查看更多
4.4 若干常用组合逻辑电路 4.4.1 编码器 编码:将输入的每个高/低电平信号变成一个对应的二进制代码 普通编码器 优先编码器 一、普通编码器 特点:任何时刻只允许输入一个编码信号。 例:3位二进制普通编码器 利用无关项化简,得: 二、优先编码器 特点:允许同时输入两个以上的编码信号,但只对其中优先权最高的一个进行编码。 例:8线-3线优先编码器 (设I7优先权最高…I0优先权最低) 实例:74HC148 选通信号 附加输出信号 控制端扩展功能举例: 例: 用两片8线-3线优先编码器 16线-4线优先编码器 其中, 的优先权最高· · · 三、二-十进制优先编码器 将 编成0110 ~ 1110 的优先权最高, 最低 输入的低电平信号变成一个对应的十进制的编码 4.3.2 译码器 译码:将每个输入的二进制代码译成对应的输出高、低电平信号。 常用的有:二进制译码器,二-十进制译码器,显示译码器等 真值表 逻辑表达式: 集成译码器实例:74HC138 74HC138的功能表: 利用附加控制端进行扩展 例: 用74HC138(3线—8线译码器) 4线—16线译码器 二、二—十进制译码器 将输入BCD码的10个代码译成10个高、低电平的输出信号 BCD码以外的伪码,输出均无低电平信号产生 例:74HC42 四、显示译码器 1. 七段字符显示器 如: 真值表 卡诺图 BCD-七段显示译码器7448的逻辑图 7448的附加控制信号: 灭灯输入/灭零输出 输入信号,称灭灯输入控制端: 无论输入状态是什么,数码管熄灭 输出信号,称灭零输出端: 只有当输入 ,且灭零输入信号 时, 才给出低电平 因此 表示译码器将本来应该显示的零熄灭了 例:利用 和 的配合,实现多位显示系统的灭零控制设计一个有灭零控制的10位数码显示系统,要求保留小数点后一位有效数字。 整数部分:最高位是0,而且灭掉以后,输出 作为次高位的 输入信号 小数部分:最低位是0,而且灭掉以后,输出 作为次低位的 输入信号 4.3.4 加法器 一、1位加法器 1. 半加器,不考虑来自低位的进位,将两个1位的二进制数相加 2. 全加器:将两个1位二进制数及来自低位的进位相加 二、多位加法器 串行进位加法器 优点:简单; 缺点:慢 74138译码器的真值表可以得到如下输出逻辑表达式: 译码器的输出提供了其输入变量所有不同的最小项 用MSI译码器实现组合逻辑函数 译码器实现组合逻辑函数的步骤: 将要实现的逻辑函数转换成相应的形式。 将相应的输出端信号进行相或或相与。 用74138实现逻辑函数 例:利用74HC138设计一个多输出的组合逻辑电路,输出逻辑函数式为: 译码器作为其它芯片的片选信号 (a) 外形图 (b)共阴极 (c) 共阳极 半导体数码管 图3-15 七段数码管字形显示方式 2. BCD七段字符显示译码器 (代码转换器)7448 1 1 1 1 0 0 0 0 1 1 1 14 0 0 0 0 0 0 0 1 1 1 1 15 1 1 0 1 0 0 1 1 0 1 1 13 1 1 0 0 0 1 0 0 0 1 1 12 1 0 0 1 1 0 0 1 1 0 1 11 1 0 1 1 0 0 0 0 1 0 1 10 1 1 0 0 1 1 1 1 0 0 1 9 1 1 1 1 1 1 1 0 0 0 1 8 0 0 0 0 1 1 1 1 1 1 0 7 1 1 1 1 1 0 0 0 1 1 0 6 1 1 0 1 1 0 1 1 0 1 0 5 1 1 0 0 1 1 0 0 0 1 0 4 1 0 0 1 1 1 1 1 1 0 0 3 1 0 1 1 0 1 1 0 1 0 0 2 0 0 0 0 1 1 0 1 0 0 0 1 0 1 1 1 1 1 1 0 0 0 0 0 字形 Yg Yf Ye Yd Yc Yb Ya A0 A1 A2 A3 数字 输
文档评论(0)