数电实验报告(四).docVIP

  1. 1、本文档共8页,可阅读全部内容。
  2. 2、原创力文档(book118)网站文档一经付费(服务费),不意味着购买了该文档的版权,仅供个人/单位学习、研究之用,不得用于商业用途,未经授权,严禁复制、发行、汇编、翻译或者网络传播等,侵权必究。
  3. 3、本站所有内容均由合作方或网友上传,本站不对文档的完整性、权威性及其观点立场正确性做任何保证或承诺!文档内容仅供研究参考,付费前请自行鉴别。如您付费,意味着您自己接受本站规则且自行承担风险,本站不退款、不进行额外附加服务;查看《如何避免下载的几个坑》。如果您已付费下载过本站文档,您可以点击 这里二次下载
  4. 4、如文档侵犯商业秘密、侵犯著作权、侵犯人身权等,请点击“版权申诉”(推荐),也可以打举报电话:400-050-0827(电话支持时间:9:00-18:30)。
  5. 5、该文档为VIP文档,如果想要下载,成为VIP会员后,下载免费。
  6. 6、成为VIP后,下载本文档将扣除1次下载权益。下载后,不支持退款、换文档。如有疑问请联系我们
  7. 7、成为VIP后,您将拥有八大权益,权益包括:VIP文档下载权益、阅读免打扰、文档格式转换、高级专利检索、专属身份标志、高级客服、多端互通、版权登记。
  8. 8、VIP文档为合作方或网友上传,每下载1次, 网站将根据用户上传文档的质量评分、类型等,对文档贡献者给予高额补贴、流量扶持。如果你也想贡献VIP文档。上传文档
查看更多
. .. 计数器及其应用研究 实验目的: 1.熟悉计数器的工作原理,掌握中规模计数器 (MSI)逻辑功能及其应用。 2.掌握计数器的级联方法,并会用中规模计数 器(MSI)实现任意进制计数器。 二 实验仪器 1. 万用表 一块 2. 直流稳压电源 一台 3. 函数信号发生器 一台 4. 双踪示波器 一台 5. 逻辑分析仪 一台 6. 数字电路实验板 一块 三.实验内容 1.用VHDL语言描述模50计数器。要求完成电路设计,进行电路仿真,并下载后作功能测试。将计数器时钟置为1HZ方波信号,输出接译码、显示电路,在数码管上观察输出状态变化。 2.设计一个计数型序列码产生电路,产生的序列码(输出Z)为1101000101。要求用FPGA实现,并在实验箱上测试其功能,时钟设置为1KHZ,在示波器上双踪观察并记录CP,Z的波形。 四.实验结果 1.VHDL语言描述 library ieee; use ieee.std_logic_1164.all; use ieee.std_logic_unsigned.all; entity m50 is port ( clk : in bit; rst : in bit; en:in bit; rco:out bit; q:out std_logic_vector(5 downto 0) ); end m50; architecture one of m50 is signal temp_q:std_logic_vector(5 downto 0); begin process(clk,rst) begin if (rst=0)then temp_q=000000; rco=0; elsif (clkevent and clk=1)then if(en=1)then if(temp_q110001)then temp_q=temp_q+1; else temp_q=000000; end if; else temp_q=000000; end if; end if; if(temp_q=110001) then rco=1; else rco=0; end if; end process; q=temp_q; end one; 仿真波形: 功能仿真 时序仿真 2.VHDL语言描述 library ieee; use ieee.std_logic_1164.all; use ieee.std_logic_unsigned.all; entity xuliema is port ( clk : in std_logic; z: out std_logic ); end xuliema; architecture one of xuliema is type state_type is (s0,s1,s2,s3,s4,s5,s6,s7,s8,s9); signal current_state,next_state:state_type; begin process begin wait until (clkevent and clk=1); current_state=next_state; end process; process(current_state) begin case current_state is when s0= next_state=s1; z=1; when s1= next_state=s2; z=1; when s2= next_state=s3; z=0; when s3= next_state=s4; z=1; when s4= next_state=s5; z=0; when s5= next_state=s6; z=0; when s6= next_state=s7;

文档评论(0)

ygxt89 + 关注
实名认证
文档贡献者

该用户很懒,什么也没介绍

1亿VIP精品文档

相关文档