数字电子钟设计31491.docVIP

  1. 1、本文档共14页,可阅读全部内容。
  2. 2、原创力文档(book118)网站文档一经付费(服务费),不意味着购买了该文档的版权,仅供个人/单位学习、研究之用,不得用于商业用途,未经授权,严禁复制、发行、汇编、翻译或者网络传播等,侵权必究。
  3. 3、本站所有内容均由合作方或网友上传,本站不对文档的完整性、权威性及其观点立场正确性做任何保证或承诺!文档内容仅供研究参考,付费前请自行鉴别。如您付费,意味着您自己接受本站规则且自行承担风险,本站不退款、不进行额外附加服务;查看《如何避免下载的几个坑》。如果您已付费下载过本站文档,您可以点击 这里二次下载
  4. 4、如文档侵犯商业秘密、侵犯著作权、侵犯人身权等,请点击“版权申诉”(推荐),也可以打举报电话:400-050-0827(电话支持时间:9:00-18:30)。
  5. 5、该文档为VIP文档,如果想要下载,成为VIP会员后,下载免费。
  6. 6、成为VIP后,下载本文档将扣除1次下载权益。下载后,不支持退款、换文档。如有疑问请联系我们
  7. 7、成为VIP后,您将拥有八大权益,权益包括:VIP文档下载权益、阅读免打扰、文档格式转换、高级专利检索、专属身份标志、高级客服、多端互通、版权登记。
  8. 8、VIP文档为合作方或网友上传,每下载1次, 网站将根据用户上传文档的质量评分、类型等,对文档贡献者给予高额补贴、流量扶持。如果你也想贡献VIP文档。上传文档
查看更多
. .. 安 康 学 院 电子技术课程设计报告书 课题名称: 数字电子钟的设计 姓 名: 学 号: 院 系: 电子与信息工程系 专 业: 电子信息工程 指导教师: 崔智军 吕方兴 时 间: 2011年6月21日 . .. 一、设计任务及要求: 1、设计任务: 设计一个数字电子钟 2、要 求: 1.电子钟能够显示“时”、“分”、“秒”。 2.能够实现对“时”、“分”、“秒”的校时。 指导教师签名: 年 月 日 二、指导教师评语: 指导教师签名: 年 月 日 三、成绩评定: 指导教师签名: 年 月 日 四、系部意见: 系部盖章: 年 月 日 设计项目成绩评定表 . 设计报告书目录 TOC \o 1-3 \h \z \u HYPERLINK \l _Toc242803389 一、设计目的 PAGEREF _Toc242803389 \h 1 HYPERLINK \l _Toc242803390 二、设计思路 PAGEREF _Toc242803390 \h 1 HYPERLINK \l _Toc242803391 三、设计过程 PAGEREF _Toc242803391 \h 1 HYPERLINK \l _Toc242803392 3.1、系统方案论证 1 HYPERLINK \l _Toc242803393 3.2、模块电路设计 2 HYPERLINK \l _Toc242803394 四、系统调试与结果 5 HYPERLINK \l _Toc242803395 五、主要元器件与设备 9 HYPERLINK \l _Toc242803396 六、课程设计体会与建议 9 HYPERLINK \l _Toc242803397 6.1、设计体会 9 HYPERLINK \l _Toc242803398 6.2、设计建议 10 HYPERLINK \l _Toc242803399 七、参考文献 10 . .. 一、设计目的 1、加强学生对电子制作的认识,充分掌握和理解所设计的各个部分的工作原理、设计过程、选择芯片器件、电路的连接与调试等多项知识。 2、了解数字电子钟的组成及工作原理,并学会更好地利用Mulsitim软件。 3、培养学生查阅资料的能力,培养综合运用所学理论知识和实践知识独立完成课题的工作能力,增加对电子产品的兴趣。 二、设计思路 1、设计秒信号发生器。 2、设计24进制时计数器。 3、设计60进制分计数器和秒计数器。 4、设计时、分、秒校准电路。 5、连接整机电路。 三、设计过程 3.1、系统方案论证 数字电子钟主要分为“时、分、秒”计数器、数码显示器及显示器、秒信号发生器和校时电路这几个部分。数字电子钟的时计数器为24进制计数器,分和秒计数器为60进制计数器,要完成计数器的显示必须由相对应个数的码显示管(6个)经译码器译码后显示。秒信号发生器可以由频率振荡器可以分频后得到,频率振荡器可以由晶体振荡器分频来提供,也可以由555定时来产生脉冲并分频为1HZ。秒计数到六十后,对分计数器送入一个脉冲,进行分计数,分计数到六十后,对时计数器送入一个秒冲,实现对一天24小时的计数。校时电路分为秒校时、分校时、时校时,分别由开关控制。整个电路的原理框图如图1所示。 译码、显示译码、显示 译码、显示 译码、显示 译码、显示 24进制时计数器 24进制时计数器 60进制分计数器 60进制秒计数器 校时 校分 校秒 校时控制 校分控制 校秒控制 晶体振荡器 分频器 3.2、模块电路设计 1. 秒脉冲发生器电路 秒信号发生器是数字电子钟的核心部分,它的精度和稳定度决定了数字钟的质量。这里采用555定时产生1HZ脉冲。根据所学知识可知可得到其输出脉冲的频率。滑动变阻器起到了调节作用。如图2所示。 图2 秒脉冲发生器 2. 24进制时计数器及其显示 时计数器电路由U14和U25两部分组成。当时计数器的个位U25计数为4,U14计数为2时,即R01和R02同时为1时,两片74LS90D清零,从而构成24进制计数。74LS48是BCD—7段译码器,其输出是OC们输出且高电平有效,专用于驱动LED七段共阴极显示数码管。其功能是把输入的8421BCD码ABCD译成七段输出a-g,再由七段数码管显示相应的数字

文档评论(0)

hkfgmny + 关注
实名认证
文档贡献者

该用户很懒,什么也没介绍

1亿VIP精品文档

相关文档