实验十一 基本锁相环与锁相式数字频率合成器.doc

实验十一 基本锁相环与锁相式数字频率合成器.doc

  1. 1、本文档共14页,可阅读全部内容。
  2. 2、原创力文档(book118)网站文档一经付费(服务费),不意味着购买了该文档的版权,仅供个人/单位学习、研究之用,不得用于商业用途,未经授权,严禁复制、发行、汇编、翻译或者网络传播等,侵权必究。
  3. 3、本站所有内容均由合作方或网友上传,本站不对文档的完整性、权威性及其观点立场正确性做任何保证或承诺!文档内容仅供研究参考,付费前请自行鉴别。如您付费,意味着您自己接受本站规则且自行承担风险,本站不退款、不进行额外附加服务;查看《如何避免下载的几个坑》。如果您已付费下载过本站文档,您可以点击 这里二次下载
  4. 4、如文档侵犯商业秘密、侵犯著作权、侵犯人身权等,请点击“版权申诉”(推荐),也可以打举报电话:400-050-0827(电话支持时间:9:00-18:30)。
查看更多
PAGE 11— PAGE 8 实验十一 基本锁相环与锁相式数字频率合成器 一、实验目的 掌握VCO 压控振荡器的基本工作原理。 加深对基本锁相环工作原理的理解。 熟悉锁相式数字频率合成器的电路组成与工作原理。 熟悉用555电路的使用方法。 二、实验内容 观察锁相环的同步态。 在程序分频器的分频比N=1、10、100三种情况下: 测量输入参考信号的波形。 测量相位比较器比较II信号的波形。 测量频率合成器输出信号的波形。 检查并观察输出频率(或分频比)的置换功能。 测量并观察最小分频比与最大分频比。 三、实验器材 信号源模块 锁相环模块 20M双踪示波器 一台 频率计(可选) 一台 连接线 若干 四、实验原理 本实验使用CD4046锁相环电路和CD4522作基本实验电路,下面先介绍一下CD4046和CD4522两种芯片。 CD4046:锁相环路 外引脚排列图 稳定状态指示 1 16 Vdd PC1OUT 2 15 对Vss有齐纳/二极管稳压 相位比较输入 3 14 信号输入 VCO输出 4 13 PC2OUT 禁止振荡 5 12 R2 C1a 6 11 R1 C1b 7 10 SFOUT Vss 8 9 VCO控制 注:当5脚为逻辑“1”时,VCO停振; 当5脚为逻辑“0”时,VCO工作。 功能框图。见图11-1。 PD01PD02PD034 VCO0R1 PD01 PD02 PD03 4 VCO0 R1 R2 C1 10 SF0 PD11 14 VDD 16 PD12 3 VCO1 9 GND 8 VZ 15 INH 5 相位比较器1自偏压电路 相位比较器1 自偏压电路 相位比较器2 相位比较器2 VCO压控振荡器 VCO压控振荡器 振荡跟随器 振荡跟随器 图11-1 CD4046功能框图 引出端功能说明 第1引脚():相位比较器2输出的相位差信号,为上升沿控制逻辑。 第2引脚():相位比较器1输出的相位差信号,它采用异或门结构,即鉴相特性为。 第3引脚():相位比较器输入信号,通常PD来自VCO的参考信号。 第4引脚():压控振荡器的输出信号。 第5引脚(INH): 控制信号输入,若INH为低电平,则允许VCO工作和源极跟随器输出;若INH为高电平,则相反,电路处于降功耗状态。 第6引脚(CI): 与第7引脚之间接一电容,以控制VCO的振荡频率。 第7引脚(CI): 与第6引脚之间接一电容,以控制V

文档评论(0)

a13355589 + 关注
实名认证
内容提供者

该用户很懒,什么也没介绍

1亿VIP精品文档

相关文档