网站大量收购闲置独家精品文档,联系QQ:2885784924

基于CPCI总线的数字IO设计-物理电子学专业论文.docxVIP

基于CPCI总线的数字IO设计-物理电子学专业论文.docx

  1. 1、本文档共68页,可阅读全部内容。
  2. 2、原创力文档(book118)网站文档一经付费(服务费),不意味着购买了该文档的版权,仅供个人/单位学习、研究之用,不得用于商业用途,未经授权,严禁复制、发行、汇编、翻译或者网络传播等,侵权必究。
  3. 3、本站所有内容均由合作方或网友上传,本站不对文档的完整性、权威性及其观点立场正确性做任何保证或承诺!文档内容仅供研究参考,付费前请自行鉴别。如您付费,意味着您自己接受本站规则且自行承担风险,本站不退款、不进行额外附加服务;查看《如何避免下载的几个坑》。如果您已付费下载过本站文档,您可以点击 这里二次下载
  4. 4、如文档侵犯商业秘密、侵犯著作权、侵犯人身权等,请点击“版权申诉”(推荐),也可以打举报电话:400-050-0827(电话支持时间:9:00-18:30)。
  5. 5、该文档为VIP文档,如果想要下载,成为VIP会员后,下载免费。
  6. 6、成为VIP后,下载本文档将扣除1次下载权益。下载后,不支持退款、换文档。如有疑问请联系我们
  7. 7、成为VIP后,您将拥有八大权益,权益包括:VIP文档下载权益、阅读免打扰、文档格式转换、高级专利检索、专属身份标志、高级客服、多端互通、版权登记。
  8. 8、VIP文档为合作方或网友上传,每下载1次, 网站将根据用户上传文档的质量评分、类型等,对文档贡献者给予高额补贴、流量扶持。如果你也想贡献VIP文档。上传文档
查看更多
万方数据 万方数据 摘要 摘要 随着电子设备功能的不断增强,复杂度也在不断提高,对这些系统的测 试要求也越来越高 ,因而促进了 自动测试系统的发展。而数字 I/O 模块作为 自动测试系统重要的测试模块,它既可以作为信号源激励被测系统,也可以 检测被测系统的输出,其各方面的功能得到了很大的提高,并在很多领域 得 到了非常广泛的应用。 本文首先介绍了课题的背景和发展情况,提出了课题的任务和指标 。并 结合课题的任务提出 采用可编程逻辑器件、 CPCI 接口芯片、存储器和驱动 芯片的硬件总体方案, 随后具体论述了各 部分电路的设计方案 和器件特性。 接着详细描述了可编程逻辑 器件中 CPCI 总线接口逻辑设计、 图形数据发送 逻辑设计、RS422 电平数据采集逻辑设计、UART 接收逻辑设计,以及 LVTTL 电平计数器逻辑设计等。此外,对模块的硬件和功能调试做了简单的论述, 并总结了课题调试过程中所遇到的问题和解决方法。 经过测试表明,本课题所设计的数字 I/O 模块具有 LVTTL 电平和 RS422 电平离散数据的发送和接收功能、 LVTTL 电平和 RS422 电平的图形数据输 出功能以及 RS422 电平数据采集 功能,并实现了 LVTTL 电平的计数以及 RS422 电平的 UART 接收功能。由它组建的测试系统具有测试精度高,工作 稳定等优点,能够满足 各种测试系统的要求,可广泛应用于 产品开发、故障 诊断和逻辑测试 等场合。 关键词 :可编程逻辑器 件 CPCI 总线 数据采集 I ABSTRACT ABSTRACT The electronic equipment is more complex as the fuction growing,so the measure of these system is more difficulty.Because of this,the automatic measure system is developing quickly.As the import part of the measure system, the digital I/O module can drive DUT(the system under test) as a signal generator,and detect the output of the DUT,so the function of digital I/O module has a great development and been very widely used. First,the paper describles the background and development of the subject,then present the task and target of the subject. According to the target the scheme of CPCI interface chip,programmable logic device, memory chip and driver chip hardware frame structure has been adopted to achieve the design of digital I/O module. The paper discusses the design of each part of the circuit and the chip characteristics. Then the paper has a detailed describition of the CPCI bus logic design,graphic data transmission logic design, RS422-level timing analysis logic design,UART logic design and LVTTL-level counter logic design.The paper alse has a sample explain the debugging of the digital I/O, and summarize the problem in the design and the means how to solve it. The digital I/O module can send and receive the LVTTL-level and RS422-level discrete data,and output LVTTL-level and RS422-level graphic d

您可能关注的文档

文档评论(0)

131****9843 + 关注
实名认证
文档贡献者

该用户很懒,什么也没介绍

1亿VIP精品文档

相关文档