- 1、原创力文档(book118)网站文档一经付费(服务费),不意味着购买了该文档的版权,仅供个人/单位学习、研究之用,不得用于商业用途,未经授权,严禁复制、发行、汇编、翻译或者网络传播等,侵权必究。。
- 2、本站所有内容均由合作方或网友上传,本站不对文档的完整性、权威性及其观点立场正确性做任何保证或承诺!文档内容仅供研究参考,付费前请自行鉴别。如您付费,意味着您自己接受本站规则且自行承担风险,本站不退款、不进行额外附加服务;查看《如何避免下载的几个坑》。如果您已付费下载过本站文档,您可以点击 这里二次下载。
- 3、如文档侵犯商业秘密、侵犯著作权、侵犯人身权等,请点击“版权申诉”(推荐),也可以打举报电话:400-050-0827(电话支持时间:9:00-18:30)。
- 4、该文档为VIP文档,如果想要下载,成为VIP会员后,下载免费。
- 5、成为VIP后,下载本文档将扣除1次下载权益。下载后,不支持退款、换文档。如有疑问请联系我们。
- 6、成为VIP后,您将拥有八大权益,权益包括:VIP文档下载权益、阅读免打扰、文档格式转换、高级专利检索、专属身份标志、高级客服、多端互通、版权登记。
- 7、VIP文档为合作方或网友上传,每下载1次, 网站将根据用户上传文档的质量评分、类型等,对文档贡献者给予高额补贴、流量扶持。如果你也想贡献VIP文档。上传文档
查看更多
5.6. 考虑如下图所示NMOS反相器,假设所有NMOS器件的体端均接地,输入IN电压摆幅2.5V。 建立方程,计算节点x电压。(设γ=0.5) M2处于何种工作状态? (设γ=0) 当IN=0时,OUT输出电压是多少?(设γ=0) 设γ=0,λ=0。推导反相器阈值电压VM的表达式。 注:M1,M2,M3的宽长比分别为(W/L)1, (W/L)2,(W/L)3。 在下列条件下,阈值电压是多少? 5.15 确定反相器链尺寸 a. 为通过一最小尺寸反相器(Ci=10fF)驱动一大电容(CL=20pF),引入两级缓冲器,如图5.12所示。设最小尺寸反相器传输延时为70ps,且逻辑门的输入电容与其尺寸成正比。确定两级缓冲器的尺寸及反相器链最小延时。 b. 如可以加入任意多级反相器使延时最小,应加入几级?具体延时数值为多少(考虑自载效应)? c. 解释方案a和方案b的优缺点 5.3 NMOS反相器如图5.3所示 解释该电路为何可被视为一反相器 确定VOH, VOL,计算VIH,VIL (设λ=0) 计算NML, NMH 计算输入为(i)Vin=0V和(ii)2.5V时的平均功耗 5.5 下图所示为两种MOS反相器,第一个反相器仅采用NMOS,计算VOH, VOL,VM 5.5 Power Dissipation Where Does Power Go in CMOS? 5.5.1 Dynamic Power Dissipation Energy/transition Power = Energy/transition * f = C L * V dd 2 * f Vin Vout C L Vdd Need to reduce C L , V dd , and f to reduce power. Not a function of transistor sizes! 电容引起的功耗 after 0-1 power distribution: Half of the power consumed on PMOS! But no matter charging or discharging, it has no relation to size! A. Node Transition Activity and Power Example: Power Consumption For a CMOS chip with 0.25um technology, clock frequency is 500MHz, per load is about 15fF/gate, if fout=4, for VDD=2.5V: p=50uw/gate if there are 1 million gates on the chip, and on each clock edge, there is an upturn, the whole power is 50W!! Example 5.11 5.12 B. Transistor Sizing for Minimum Energy Reducing VDD can low down power consumption, for example, when VDD reduced from 2.5V to 1.25V, power consumption could decrease from 5W to 1.25W. But when VDD close to 2VT, performance would decrease evidently! 当电源电压的下限取决于外部限制或者当减小电源电压引起的性能降低不能被接受时,减少功耗的唯一方法就是减少等效电容: 实际电容和翻转活动性 减少翻转活动性只能在逻辑和结构的抽象层次上实现。由于在一个组合逻辑电路中大部分的电容是晶体管电容(栅电容和扩散电容),因此在低功耗设计时保持这部分最小是有意义的 Transistor Sizing for Minimum Energy Goal: Minimize Energy of whole circuit Find parameters: f (size coefficient) and VDD tp ? tpref (circuit with f=1 and VDD =Vref) A CMOS inverter which was driven by a minimum inverter has a load of Cext Transistor Sizing Perfor
您可能关注的文档
- 基于机械臂控制系统的数据采集模块研究-电子设计工程.PDF
- 基于模极大值小波域和TLS-ESPRIT的振荡瞬态识别-更多文档分类.PDF
- 基于正交球面并联机构的新型数控转台姿态求解及实时控制'.PDF
- 基于精度和物性的虚拟装配技术-中国科技论文在线.PDF
- 基于约束的虚拟装配技术研究-中国科技论文在线.PDF
- 基于虚拟仿真的电气工程专业实践教学改革探析①-当代教育理论与实践.PDF
- 增减材制造的复合加工工艺规划研究.PDF
- 复杂地质条件下拱坝整体稳定三维地质力学模型试验-水文地质工程地质.PDF
- 大尺寸液晶显示器纸浆模衬垫结构设计与优化-包装工程.PDF
- 好的结束是幸福的开始如何处理分手议题.PDF
文档评论(0)