第八讲:计数器电路设计与实现.ppt

  1. 1、本文档共12页,可阅读全部内容。
  2. 2、原创力文档(book118)网站文档一经付费(服务费),不意味着购买了该文档的版权,仅供个人/单位学习、研究之用,不得用于商业用途,未经授权,严禁复制、发行、汇编、翻译或者网络传播等,侵权必究。
  3. 3、本站所有内容均由合作方或网友上传,本站不对文档的完整性、权威性及其观点立场正确性做任何保证或承诺!文档内容仅供研究参考,付费前请自行鉴别。如您付费,意味着您自己接受本站规则且自行承担风险,本站不退款、不进行额外附加服务;查看《如何避免下载的几个坑》。如果您已付费下载过本站文档,您可以点击 这里二次下载
  4. 4、如文档侵犯商业秘密、侵犯著作权、侵犯人身权等,请点击“版权申诉”(推荐),也可以打举报电话:400-050-0827(电话支持时间:9:00-18:30)。
查看更多
计数器电路设计与实现 讨论主题: 10进制计数器 6进制计数器 60进制计数器 数字跑表模块 计数器设计 计数器是一种典型的时序器件,常用于对时钟脉冲的个数进行计数,还用于定时,分频,产生同步脉冲 按触发方式分:同步计数器和异步计数器 Verilog HDL最容易实现计数器设计就是cnt=cnt+1 计数器 计数器对时钟脉冲进行计数 以递增计数器为例,介绍其Verilog HDL设计方法 递增计数器基本引脚: 时钟输入端:clk 复位端: rst 计数使然端:en 计数输出端:cnt 计数器设计代码 module cnt(en,rst,clk,cnt); input en,rst,clk; output [3:0] cnt; reg [3:0] cnt; always@(posedge clk or posedge rst) begin if(rst==1’b1) cnt=4’b0000; else if(en==1’b1) cnt=cnt + 1; else; end endmodule 问题: 设计一个10进制计数器。 设计一个6进制计数器。 用一个10进制计数器和一个6进制计数器构建一个60进制计数器,请画出设计框图,并完成Verilog HDL设计 设计框图 60进制计数器 10进制计数器仿真波形: 6进制计数器仿真波形: 60进制计数器仿真波形: 思考: 上述60进制计数器是否存在问题? 如果仿真波形存在bug,请大家思考问题出在哪里?如何解决? 百分秒 计数器 秒计数器 分计数器 flag1 flag2 pause 跑表模块 clk reset ms_h ms_l s_h s_l m_h m_l 设计方案 接口信号定义 信号名 I/O 含义 clk I 100HZ时钟输入 reset I 复位信号,高电平有效 pause I 暂停信号,低电平计数,高电平暂停 ms_h O 百分秒高位 ms_l O 百分秒低位 s_h O 秒信号高位 s_l O 秒信号低位 m_h O 分钟信号高位 m_l O 分钟信号低位

文档评论(0)

开心就好 + 关注
实名认证
内容提供者

该用户很懒,什么也没介绍

1亿VIP精品文档

相关文档