数字电路并行全入度拓扑排序优化算法-计算机辅助设计与图形学学报.PDFVIP

数字电路并行全入度拓扑排序优化算法-计算机辅助设计与图形学学报.PDF

  1. 1、原创力文档(book118)网站文档一经付费(服务费),不意味着购买了该文档的版权,仅供个人/单位学习、研究之用,不得用于商业用途,未经授权,严禁复制、发行、汇编、翻译或者网络传播等,侵权必究。。
  2. 2、本站所有内容均由合作方或网友上传,本站不对文档的完整性、权威性及其观点立场正确性做任何保证或承诺!文档内容仅供研究参考,付费前请自行鉴别。如您付费,意味着您自己接受本站规则且自行承担风险,本站不退款、不进行额外附加服务;查看《如何避免下载的几个坑》。如果您已付费下载过本站文档,您可以点击 这里二次下载
  3. 3、如文档侵犯商业秘密、侵犯著作权、侵犯人身权等,请点击“版权申诉”(推荐),也可以打举报电话:400-050-0827(电话支持时间:9:00-18:30)。
  4. 4、该文档为VIP文档,如果想要下载,成为VIP会员后,下载免费。
  5. 5、成为VIP后,下载本文档将扣除1次下载权益。下载后,不支持退款、换文档。如有疑问请联系我们
  6. 6、成为VIP后,您将拥有八大权益,权益包括:VIP文档下载权益、阅读免打扰、文档格式转换、高级专利检索、专属身份标志、高级客服、多端互通、版权登记。
  7. 7、VIP文档为合作方或网友上传,每下载1次, 网站将根据用户上传文档的质量评分、类型等,对文档贡献者给予高额补贴、流量扶持。如果你也想贡献VIP文档。上传文档
查看更多
第28 卷 第 6 期 计算机辅助设计与图形学学报 Vol. 28 No.6 2016 年6 月 Journal of Computer-Aided Design Computer Graphics Jun. 2016 数字电路并行全入度拓扑排序优化算法 1) 1) 1) 1) 2) 史江义 , 高睿怡 , 舒 浩 , 马佩军 , 邸志雄 1) (西安电子科技大学宽带隙半导体技术国家重点学科实验室 西安 710071) 2) (西南交通大学信息科学与技术学院 成都 611756) (jyshi@mail.xidian.edu.cn) : 针对当数字电路的时序难以满足优化目标时要进行设计迭代的问题, 通过改进产生线性序列的拓扑排序算 法, 提出了并行全入度拓扑排序和数字电路并行全入度拓扑排序优化算法. 该算法通过对电路的有向图并行全入度 拓扑排序, 得到电路中插入寄存器可选位置的详细信息; 然后结合得到的信息和优化目标, 直接选择流水线插入位 置优化电路, 无需设计迭代. 实验结果表明, 插入同样级数流水线时, 使用文中算法优化的电路面积比重定时优化的 减少20%~40%; 与经典有效重定时判定算法FEAS 相比, 该算法拥有更低的时间复杂度. :优化算法; 并行全入度拓扑排序; 有向图; 流水线设计 :TP391.72 A Digital Circuit Parallel All-indegree Topological-sort Optimization Algorithm Shi Jiangyi1), Gao Ruiyi1), Shu Hao1), Ma Peijun1), and Di Zhixiong2) 1) (State Key Discipline Laboratory of Wide Band Gap Semiconductor Technology, Xidian University, Xi’an 710071) 2) (The School of Information Science and Technology, Southwest Jiaotong University, Chengdu 611756) Abstract: The design iteration is necessary, when a design can ’t reach the optimization target after retiming. To cope with this problem, PAITS (parallel all-indegree topological-sort) and digital circuit PAITS optimi- zation algorithm are proposed, which based on the principle of topological-sort and the circuit parallel char- acteristic. The possible position in which the pipeline in the circuit is inserted and the corresponding infor- mation can be obtained after the circuit is sorted by PAITS. Finally the circuit can be optimized without its RTL code being rewritten. The experimental results also demonstrated significant improvement over retim- ing algorithms in area by reduction of 20%~40% with the same registers stage in. Moreover, PAITS’s time complexity i

文档评论(0)

suijiazhuang1 + 关注
实名认证
文档贡献者

该用户很懒,什么也没介绍

1亿VIP精品文档

相关文档