基于FPGA的直接数字频率合成信号发生器的设计.pdfVIP

基于FPGA的直接数字频率合成信号发生器的设计.pdf

  1. 1、原创力文档(book118)网站文档一经付费(服务费),不意味着购买了该文档的版权,仅供个人/单位学习、研究之用,不得用于商业用途,未经授权,严禁复制、发行、汇编、翻译或者网络传播等,侵权必究。。
  2. 2、本站所有内容均由合作方或网友上传,本站不对文档的完整性、权威性及其观点立场正确性做任何保证或承诺!文档内容仅供研究参考,付费前请自行鉴别。如您付费,意味着您自己接受本站规则且自行承担风险,本站不退款、不进行额外附加服务;查看《如何避免下载的几个坑》。如果您已付费下载过本站文档,您可以点击 这里二次下载
  3. 3、如文档侵犯商业秘密、侵犯著作权、侵犯人身权等,请点击“版权申诉”(推荐),也可以打举报电话:400-050-0827(电话支持时间:9:00-18:30)。
  4. 4、该文档为VIP文档,如果想要下载,成为VIP会员后,下载免费。
  5. 5、成为VIP后,下载本文档将扣除1次下载权益。下载后,不支持退款、换文档。如有疑问请联系我们
  6. 6、成为VIP后,您将拥有八大权益,权益包括:VIP文档下载权益、阅读免打扰、文档格式转换、高级专利检索、专属身份标志、高级客服、多端互通、版权登记。
  7. 7、VIP文档为合作方或网友上传,每下载1次, 网站将根据用户上传文档的质量评分、类型等,对文档贡献者给予高额补贴、流量扶持。如果你也想贡献VIP文档。上传文档
查看更多
第 20 卷第 3 期 安  徽  工  程  科  技  学  院 学  报 Vol . 20 . No . 3 2005 年 9 月 J ournal of Anhui U niver sit y of Technolo gy and Science Sep . ,2005 文章编号 :1672 - 2477 (2005) 03 - 0004 - 04 基于 F P GA 的直接数字频率合成信号发生器的设计 杨会成 (安徽工程科技学院 电气工程系 ,安徽 芜湖  24 1000) ( ) ( ) 摘要 :介绍了利用现场可编程逻辑门阵列 FP GA 实现直接数字频率合成信号发生器 DD S 的原理 ,重点介 ( ) 绍了DD S 技术在 FP GA 中的实现方法以及数控振荡器 N CD 的 ROM 查找表设计和相位累加器设计 ,给出 了采用 FP GA 芯片进行直接数字频率合成信号发生器的仿真结果以及系统顶层设计原理图. 关  键  词 :现场可编程逻辑门阵列 ;直接数字频率合成信号发生器 ;数控振荡器 ;相位累加器 中图分类号 : TN74 1     文献标识码 :A 在追求更加复杂的相位连续调制技术时 ,使用模拟电路控制输出的波形变得异常困难. 使用非线性的 ( ) DD S Direct Digit al Synt he sizer 数字系统设计 ,可替换掉因温度等参数的变化而引起的电路板的调节工 作. DD S 系统采用简单的固定的参考时钟输入信号 ,然后将这个参考时钟的频率降低到一个较低的输出 频率 ,或使用参考信号作为采样信号. 这种频率控制的方法 ,非常适用于那些需精确的扫频信号的场合 ,如 雷达的扫描信号或跳频信号. 由于对输出频率信号的控制来源于信号频率的数字输入 ,DD S 系统可作为 一个锁相环 ,保证在频率调节时保持相位连续. 因此 ,DD S 系统可用相位输入来实现对相位的调节功能. 由于对信号的相位进行了控制 ,因此 ,高密度的相位调制功能很容易通过 DD S 的方式来实现. 1  DD S 的实现过程 基本的DD S 系统中 ,包含一个 N CO (numer ically co nt rolled o scillator) 用来产生输出信号波 形 ,一个 DA C ( digit al to analo g convert er ) 用来 将从 N CO 产生的数字正弦波形转化为模拟波 形. 由于 DA C 的输出信号使用参考时钟信号进 行采样 ,因此 ,将波形通过低通滤波器之后 ,将有 图 1  DD S 系统的基本原理框图 效的抑制产生的谐波. 图 1 是一个典型的DD S 系统的框图. 使用参考时钟产生输出波形由N CO 完成 ,N CO 的基本组成是相位累加器和正弦波信号查找表. 在 N CO 设计当中也可以增加相位调制模块 ,相位调制模块将在相位累加值到达查找表之前将相位偏移量加 到相位累加值上 ,可以对 N CO 产生的波形的相位进行调制的功能大大增强了DD S 系统的性能. 为了更好的了解 N CO 设计的功能 ,首先考虑一下基本的N CO 设计. 基本的N CO 仅仅包含一个相位 累加器和一个正弦波查找表. N CO 的相位累加器可以被认为是角频率发生器组成部件. 相位累加器被参 考采样时钟同步的预置 , 预置的数值为 N 比特表示的频率的数值. 加法器的输出被 N 比特寄存器以参考 采样时钟频率采样. 当累加器达到 N 比特的最大值的时候, 累加器反转, 并且继续计数. 描绘出来的采

文档评论(0)

汪汪队 + 关注
实名认证
文档贡献者

该用户很懒,什么也没介绍

1亿VIP精品文档

相关文档