电力二极管(PPT52页).pptVIP

  1. 1、原创力文档(book118)网站文档一经付费(服务费),不意味着购买了该文档的版权,仅供个人/单位学习、研究之用,不得用于商业用途,未经授权,严禁复制、发行、汇编、翻译或者网络传播等,侵权必究。。
  2. 2、本站所有内容均由合作方或网友上传,本站不对文档的完整性、权威性及其观点立场正确性做任何保证或承诺!文档内容仅供研究参考,付费前请自行鉴别。如您付费,意味着您自己接受本站规则且自行承担风险,本站不退款、不进行额外附加服务;查看《如何避免下载的几个坑》。如果您已付费下载过本站文档,您可以点击 这里二次下载
  3. 3、如文档侵犯商业秘密、侵犯著作权、侵犯人身权等,请点击“版权申诉”(推荐),也可以打举报电话:400-050-0827(电话支持时间:9:00-18:30)。
  4. 4、该文档为VIP文档,如果想要下载,成为VIP会员后,下载免费。
  5. 5、成为VIP后,下载本文档将扣除1次下载权益。下载后,不支持退款、换文档。如有疑问请联系我们
  6. 6、成为VIP后,您将拥有八大权益,权益包括:VIP文档下载权益、阅读免打扰、文档格式转换、高级专利检索、专属身份标志、高级客服、多端互通、版权登记。
  7. 7、VIP文档为合作方或网友上传,每下载1次, 网站将根据用户上传文档的质量评分、类型等,对文档贡献者给予高额补贴、流量扶持。如果你也想贡献VIP文档。上传文档
查看更多
导通时器件上有一定的通态压降,形成通态损耗 阻断时器件上有微小的断态漏电流流过,形成断态损耗。 在器件开通或关断的转换过程中产生开通损耗和关断损耗,总称开关损耗。 对某些器件来讲,驱动电路向其注入的功率也是造成器件发热的原因之一。 通常电力电子器件的断态漏电流极小,因而通态损耗是器件功率损耗的主要成因。 器件开关频率较高时,开关损耗会随之增大而可能成为器件功率损耗的主要因 控制电路按系统的工作要求形成控制信号,通过驱动电路去控制主电路中电力电子器件的通或断,来完成整个系统的功能 。 有的电力电子系统中,还需要有检测电路。广义上往往其和驱动电路等主电路之外的电路都归为控制电路,从而粗略地说电力电子系统是由主电路和控制电路组成的。 主电路中的电压和电流一般都较大,而控制电路的元器件只能承受较小的电压和电流,因此在主电路和控制电路连接的路径上,如驱动电路与主电路的连接处,或者驱动电路与控制信号的连接处,以及主电路与检测电路的连接处,一般需要进行电气隔离,而通过其它手段如光、磁等来传递信号。 由于主电路中往往有电压和电流的过冲,而电力电子器件一般比主电路中普通的元器件要昂贵,但承受过电压和过电流的能力却要差一些,因此,在主电路和控制电路中附加一些保护电路,以保证电力电子器件和整个电力电子系统正常可靠运行,也往往是非常必要的。 器件一般有三个端子(或称极或管角),其中两个联结在主电路中,而第三端被称为控制端(或控制极)。器件通断是通过在其控制端和一个主电路端子之间加一定的信号来控制的,这个主电路端子是驱动电路和主电路的公共端,一般是主电路电流流出器件的端子。 * 在物理学中,载流子指可以自由移动的带有电荷的物质微粒,如电子和离子。在半导体物理学中,电子流失导致共价键上留下的空位(空穴引)被视为载流子。金属中为电子,半导体中有两种载流子即电子和空穴。在电场作用下能作定向运动的带电粒子。如半导体中的自由电子与空穴,导体中的自由电子,电解液中的正、负离子,放电气体中的离子等。 * 按照器件内部电子和空穴两种载流子参与导电的情况分为三类: 单极型器件——由一种载流子参与导电的器件。 双极型器件——由电子和空穴两种载流子参与导电的器件。 复合型器件——由单极型器件和双极型器件集成混合而成的器件 。 * * 势垒电容(barrier capacitance) 在积累空间电荷的势垒区,当PN结外加电压变化时,引起积累在势垒区的空间电荷的变化,即耗尽层的电荷量随外加电压而增多或减少,这种现象与电容器的充、放电过程相同。耗尽层宽窄变化所等效的电容称为势垒电容。 势垒电容具有非线性,它与结面积、耗尽层宽度、半导体的介电常数及外加电压有关。 势垒电容是二极管的两极间的等效电容组成部分之一,另一部分是扩散电容。 二极管的电容效应在交流信号作用下才会表现出来。 势垒电容在正偏和反偏时均不能忽略。而反向偏置时,由于少数载流子数目很少,可忽略扩散电容。 ------ 补充说明: 势垒电容是p-n结所具有的一种电容,即是p-n结空间电荷区(势垒区)的电容;由于势垒区中存在较强的电场,其中的载流子基本上都被驱赶出去了--耗尽,则势垒区可近似为耗尽层,故势垒电容往往也称为耗尽层电容。 耗尽层电容相当于极板间距为p-n结耗尽层厚度(W)的平板电容,它与外加电压V有关 (正向电压升高时,W减薄,电容增大;反向电压升高时,W增厚,电容减小)。因为dV ≈ W · dE =?W·(dQ/ε),所以耗尽层电容为Cj = dQ/dV = ε/W。对于单边突变p+-n结,有Cj = ( qεND / 2Vbi )1/2;对于线性缓变p-n结,有Cj = (q aε2 / 12Vbi)1/3。势垒电容是一种与电压有关的非线性电容,其电容的大小与p-n结面积、半导体介电常数和外加电压有关。当在p-n结正偏时,因有大量的载流子通过势垒区,耗尽层近似不再成立,则通常的计算公式也不再适用;这时一般可近似认为:正偏时的势垒电容等于0偏时的势垒电容的4倍。不过,实际上p-n结在较大正偏时所表现出的电容,主要不是势垒电容,而往往是所谓扩散电容。 值得注意的是,势垒电容是相应于多数载流子电荷变化的一种电容效应,因此势垒电容不管是在低频、还是高频下都将起到很大的作用(与此相反,扩散电容是相应于少数载流子电荷变化的一种电容效应,故在高频下不起作用)。实际上,半导体器件的最高工作频率往往就决定于势垒电容。 折叠编辑本段?测量 当加在结两端的电压发生变化时,一方面使结势垒度发生变化,引起了势垒区内空间电荷的变化,这相当于对电容的充放电,因为它是势垒度的变化引起电容量的变化的,所以我们用势垒电容CT来表示这种作用;另一方面也使注入到p区的电子和注入到n区空穴数目发生变化,引起p区和n区

文档评论(0)

小教资源库 + 关注
实名认证
文档贡献者

该用户很懒,什么也没介绍

1亿VIP精品文档

相关文档