EDA论文FPGA循环彩灯的设计_林小兵_电子08_2号.docVIP

EDA论文FPGA循环彩灯的设计_林小兵_电子08_2号.doc

  1. 1、原创力文档(book118)网站文档一经付费(服务费),不意味着购买了该文档的版权,仅供个人/单位学习、研究之用,不得用于商业用途,未经授权,严禁复制、发行、汇编、翻译或者网络传播等,侵权必究。。
  2. 2、本站所有内容均由合作方或网友上传,本站不对文档的完整性、权威性及其观点立场正确性做任何保证或承诺!文档内容仅供研究参考,付费前请自行鉴别。如您付费,意味着您自己接受本站规则且自行承担风险,本站不退款、不进行额外附加服务;查看《如何避免下载的几个坑》。如果您已付费下载过本站文档,您可以点击 这里二次下载
  3. 3、如文档侵犯商业秘密、侵犯著作权、侵犯人身权等,请点击“版权申诉”(推荐),也可以打举报电话:400-050-0827(电话支持时间:9:00-18:30)。
  4. 4、该文档为VIP文档,如果想要下载,成为VIP会员后,下载免费。
  5. 5、成为VIP后,下载本文档将扣除1次下载权益。下载后,不支持退款、换文档。如有疑问请联系我们
  6. 6、成为VIP后,您将拥有八大权益,权益包括:VIP文档下载权益、阅读免打扰、文档格式转换、高级专利检索、专属身份标志、高级客服、多端互通、版权登记。
  7. 7、VIP文档为合作方或网友上传,每下载1次, 网站将根据用户上传文档的质量评分、类型等,对文档贡献者给予高额补贴、流量扶持。如果你也想贡献VIP文档。上传文档
查看更多
EDA 论文 基于VHDL的多路循环彩灯控制器的设计 延安大学信息学院电子08 林小兵 1070208014002 基于VHDL的多路循环彩灯控制器的设计 林小兵(延安大学信息学院 716000) 摘要: 本文应用EDA技术设计了一个多路彩灯控制器,6种花型循环变化,有清零开关,并且可以选择快慢两种节拍。给出彩灯控制器组成原理图、主要VHDL源程序及仿真波形图. 关键字:EDA 循环彩灯 VHDL The multiple circulation lights design based on the VHDL Abstract: This article applied EDA technology which designed a circulation road lights controller and 6 kinds of design cycle changes,and a reset switch, with two choose beats. Had given composition principle diagram, lights controller main source program and simulation VHDL wave figures. Key words : EDA circulation lights VHDL 0引言 VHDL主要用于描述数字系统的结构,行为,功能和接口。除了含有许多具有硬件特征的语句外,VHDL的语言形式和描述风格与句法是十分类似于一般的计算机高级语言。VHDL的程序结构特点是将一项工程设计,或称设计实体(可以是一个元件,一个电路模块或一个系统)分成外部(或称可是部分,及端口)和内部(或称不可视部分),既涉及实体的内部功能和算法完成部分。在对一个设计实体定义了外部界面后,一旦其内部开发完成后,其他的设计就可以直接调用这个实体。这种将设计实体分成内外部分的概念是VHDL系统设计的基本点。VHDL是一种标准的硬件电路设计语言,目前已成为广大电路设计人员设计数字系统首选的开发工具。基于VHDL硬件电路语言的编程与实际应用技巧,VHDL硬件电路语言在微机、通信、编码、存储器以及电子电路等方面的具体设计应用,具有实际的指导意义。 1 系统设计要求 ???需设计一个十六路彩灯控制器,6种花型循环变化,有清零开关,并且可以选择快慢两种节拍。??? ?2 系统设计方案 根据系统设计要求可知,整个系统共有三个输入信号:控制彩灯节奏快慢的基准时钟信号CLK_IN,系统清零信号CLR,彩灯节奏快慢选择开关CHOSE_KEY;共有16个输出信号LED[15..0],分别用于控制十六路彩灯。 据此,我们可将整个彩灯控制器CDKZQ分为两大部分:时序控制电路SXKZ和显示控制电路XSKZ,整个系统的组成原理图如图1所示。 图1? 彩灯控制器组成原理图 ??3? 主要VHDL源程序 ?????? 3.1? 时序控制电路的VHDL源程序 ?????? --SXKZ.VHD ??? LIBRARY IEEE; ??? USE IEEE.STD_LOGIC_1164.ALL; ??? USE IEEE.STD_LOGIC_UNSIGNED.ALL; ??? ENTITY SXKZ IS ????? PORT(CHOSE_KEY:IN STD_LOGIC; ?????????? CLK_IN:IN STD_LOGIC; ??? CLR:IN STD_LOGIC; ?????????? CLK:OUT STD_LOGIC); ??? END ENTITY SXKZ; ??? ARCHITECTURE ART OF SXKZ IS ????? SIGNAL CLLK:STD_LOGIC; ????? BEGIN ??????? PROCESS(CLK_IN,CLR,CHOSE_KEY) IS ??????? VARIABLE TEMP:STD_LOGIC_VECTOR(2 DOWNTO 0); ??????? BEGIN ????????? IF CLR=1 THEN? --当CLR=1时清零,否则正常工作 ??? CLLK=0;TEMP:=000; ????????? ELSIF RISING_EDGE(CLK_IN) THEN ??????????? IF CHOSE_KEY=1 THEN ????????????? IF TEMP=011 THEN ??????????????? TEMP:=000; ??????????????? CLLK=NOT CLLK ; ????????????? ELSE ??????????????? TEMP:=TEMP+1; ???????????

文档评论(0)

小教资源库 + 关注
实名认证
文档贡献者

该用户很懒,什么也没介绍

1亿VIP精品文档

相关文档