- 1、原创力文档(book118)网站文档一经付费(服务费),不意味着购买了该文档的版权,仅供个人/单位学习、研究之用,不得用于商业用途,未经授权,严禁复制、发行、汇编、翻译或者网络传播等,侵权必究。。
- 2、本站所有内容均由合作方或网友上传,本站不对文档的完整性、权威性及其观点立场正确性做任何保证或承诺!文档内容仅供研究参考,付费前请自行鉴别。如您付费,意味着您自己接受本站规则且自行承担风险,本站不退款、不进行额外附加服务;查看《如何避免下载的几个坑》。如果您已付费下载过本站文档,您可以点击 这里二次下载。
- 3、如文档侵犯商业秘密、侵犯著作权、侵犯人身权等,请点击“版权申诉”(推荐),也可以打举报电话:400-050-0827(电话支持时间:9:00-18:30)。
- 4、该文档为VIP文档,如果想要下载,成为VIP会员后,下载免费。
- 5、成为VIP后,下载本文档将扣除1次下载权益。下载后,不支持退款、换文档。如有疑问请联系我们。
- 6、成为VIP后,您将拥有八大权益,权益包括:VIP文档下载权益、阅读免打扰、文档格式转换、高级专利检索、专属身份标志、高级客服、多端互通、版权登记。
- 7、VIP文档为合作方或网友上传,每下载1次, 网站将根据用户上传文档的质量评分、类型等,对文档贡献者给予高额补贴、流量扶持。如果你也想贡献VIP文档。上传文档
查看更多
PAGE
PAGE 23
目 录 TOC \o 1-3 \f \u
摘要 PAGEREF _Toc233622480 \h 1
0 引言 PAGEREF _Toc233622481 \h 1
1 系统总体设计 PAGEREF _Toc233622482 \h 2
2 系统组成电路及其工作原理 PAGEREF _Toc233622483 \h 2
2.1 FPGA核心模块、按键输入及数码显示模块 PAGEREF _Toc233622484 \h 3
2.1.1 FPGA核心模块的内部结构 PAGEREF _Toc233622485 \h 3
2.1.2 FPGA核心模块的各组成单元 PAGEREF _Toc233622486 \h 3
2.1.3 NiosⅡ软核处理器 PAGEREF _Toc233622487 \h 3
2.1.4 分频器(FANA)模块 PAGEREF _Toc233622488 \h 4
2.1.5 波形产生器(delta、square和sin)模块 PAGEREF _Toc233622489 \h 4
2.1.6 波形选择器(CHANGE)模块 PAGEREF _Toc233622490 \h 5
2.2 外围电路设计 PAGEREF _Toc233622491 \h 5
2.2.1 D/A转换器 PAGEREF _Toc233622492 \h 5
2.2.2 低通滤波、幅度调节和峰值保持电路 PAGEREF _Toc233622493 \h 6
2.2.3 A/D转换器 PAGEREF _Toc233622494 \h 7
3 软件设计 PAGEREF _Toc233622495 \h 8
3.1 C语言程序设计 PAGEREF _Toc233622496 \h 8
3.2 VHDL、VerilogHDL语言程序设计 PAGEREF _Toc233622497 \h 8
4 系统测试及结果分析 PAGEREF _Toc233622498 \h 9
5 结束语 PAGEREF _Toc233622499 \h 10
6 致谢 PAGEREF _Toc233622500 \h 10
参考文献: PAGEREF _Toc233622501 \h 10
附录: PAGEREF _Toc233622502 \h 11
基于FPGA的多波形发生器的设计
作者:温 聪 指导老师:林 汉 副教授
湛江师范学院信息科学与技术学院
摘要:文章介绍了一种基于FPGA芯片的,利用VHDL或VerilogHDL语言及Nios II嵌入式处理器共同实现的多功能波形发生器。该波形发生器可以产生正弦波、方波和三角波,频率从1KHz到10KHz,步进为100Hz。该系统以Altera公司的CycloneII系列现场可编程门阵列(FPGA)为数字平台,在FPGA目标芯片EP2C35F672C6N上将频率选择信号进行译码,同时对系统时钟进行分频,得到相应的时钟触发信号,触发数字波形的离散样点依次输出到D/A转换器进行数模转换,得到模拟信号波形。本设计为生产低成本,高性能,操作简易的电子系统测试信号提供一种简单易行的方法。
关键词:FPGA;VHDL;Nios II;D/A
Based on FPGA in the design of multi-waveform generator
Wen Cong
Information Science and Technology School Zhanjiang Normal University,zhanjiang524048,China
Abstract: This paper presents a FPGA-based chips using VHDL or VerilogHDL the language and the Nios II embedded processor to achieve the multi-waveform generator. The waveform generator can produce sine, square and triangular waves, the frequency from 1KHz to 10KHz, stepping to 100Hz.The system CycloneII series of Alteras field programmable gate array (FPGA) for digital platforms, in the target FPGA core EP2C35F
文档评论(0)