- 1、原创力文档(book118)网站文档一经付费(服务费),不意味着购买了该文档的版权,仅供个人/单位学习、研究之用,不得用于商业用途,未经授权,严禁复制、发行、汇编、翻译或者网络传播等,侵权必究。。
- 2、本站所有内容均由合作方或网友上传,本站不对文档的完整性、权威性及其观点立场正确性做任何保证或承诺!文档内容仅供研究参考,付费前请自行鉴别。如您付费,意味着您自己接受本站规则且自行承担风险,本站不退款、不进行额外附加服务;查看《如何避免下载的几个坑》。如果您已付费下载过本站文档,您可以点击 这里二次下载。
- 3、如文档侵犯商业秘密、侵犯著作权、侵犯人身权等,请点击“版权申诉”(推荐),也可以打举报电话:400-050-0827(电话支持时间:9:00-18:30)。
查看更多
数字系统设计;第一章:数字系统设计方法;1.1数字系统范畴;数字系统设计研究的内容;数字系统技术现状;几个基本概念;单片机技术现状;嵌入式系统的定义(E) ;嵌入式系统的分类;嵌入式系统的基本要素;嵌入式处理器;硬件设计工具(EDA工具);最新进展之:嵌入式Internet技术;图:嵌入式Internet应用;最新进展之:可编程片上系统(SOPC);图:SOPC 示例;goReader Internet eBook;数字系统设计与仿真的层次;1.2数系统字设计的一般步骤;2.系统的描述;设计与仿真的层次;可编程ASIC技术;可编程ASIC技术;电子设计自动化Electronic Desige Automation(EDA); 集成电路的发展是从小规模—中规模—大规模—超大规模,
发展的方向是两方面:通用集成电路,专用集成电路
定制
半定制1.标准单元
2.门阵列
3.可编程逻辑器件
编程方式:1.一次编程 熔丝开关, 反熔丝开关
2.多???编程 浮栅编程
3.无限次编程 基于SRAM编程元件
1.静态存储器
2.反熔丝开关
3.浮栅编程技术:浮栅,叠栅,电可改写,闪速存储单元
;FPGA与PAL的比较;CPLD和FPGA与TTL电路的比较;CPLD和FPGA与定制比较;;主要EDA设计工具和网址;掌握要点;练习一;;;;;;;;;;;;;;;;;;;;;;;;;;;;;;;;;;;;;;;;;;;;;;;;;;SMI;;;;;;;;;;;;;;;;;;;1;;;;;;;;;;;;;;;;;;;;;;;;;;;;;;;;;;;;;;;可编程ASIC的设计方法;; 传统的电路系统设计方法的步骤从状态图的简化,写出最简逻辑表达式,到绘出电路原理图。这在不是较大的电路系统中,工程师可以用一定的时间,了解电路的原理。若电路系统非常庞大,工程师就不容易在电路原理图上了解电路的原理,而且对绘图者也是一项非常烦琐的工作。因此众多软件公司开发研制了具有自己特色的电路硬件描述语言(Hardware Description Language,HDL),这些硬件描述语言必然有很大的差异,工程师一旦选用某种硬件描述语言作为输入工具,就被束缚在这个硬件设计环境之中,不能在众多的软件工具中选择一个最佳组合作为自己的最优设计环境。因此,硬件设计工程师需要一种强大的、标准化的硬件描述语言,作为可相互交流的设计环境。; 美国国防部在80年代初提出了VHSIC(Very High Speed Integrated Circuit)计划,其目标之一是为下一代集成电路的生产,实现阶段性的工艺极限以及完成10万门级以上的设计,建立一项新的描述方法。1981年提出了一种新的HDL,称之为VHSIC Hardware Description Language,简称为VHDL,这种语言的成就有两个方面:;VHDL的主要优点是:; 4.支持大规模设计的分解和已有设计的再利用,一个大规模设计不可能一个人独立完成,它将由多人,多项目组来共同完成。VHDL为设计的分解和设计的再利用提供了有力的支持。;第一节 VHDL的基本组成;例1:; 模块中仅有一个设计实体,它提供该设计模块的公共信息,是VHDL设计电路的最基本部分。VHDL设计的电路系统是可以分层次的,所以设计的模块系统实体即可以是顶层实体,又可以是最底层实体。; 实体部分的大写单词ENTITY、IS、PORT、IN、OUT和END为关键字。在ENTITY...END之间表示实体内容,ENTITY后的字符串kxor表示实体的名称,即电路的符号名。端口(引脚)信息关键字PORT中的语句有三个端口,描述了信号的流向,分别是两个输入(IN)模式a1和b1,一个是输出(OUT)模式c1,端口信息除了输入输出之外,还可以是双向、缓冲器等。std_logic表示信号取值的类型为标准逻辑位,除了标准逻辑位之外,还可以是实数、整数、无符号数、物理以及以上数据类型组成的记录和数组集合,信号类型也可以是设计者定义。;三、描述部分—结构体:;kxor;第二节 VHDL数据类型和属性;在VHDL中有三类目标:信号、变量和常量。;目标:是一个或多个代表着目标种类的字符串,多个目 标时用“,”号分开。;TYPE 类型名 IS 类型范围 ;;一、 标量数据类型; 下面举两个VHDL程序加深理解标量类型的使用。;ARCHITECTURE scale1_arc OF sca
您可能关注的文档
最近下载
- 2025年广西民族印刷包装集团有限公司招聘14人考前自测高频考点模拟试题(浓缩500题)附答案详解(.docx VIP
- 英语资料:100个句子搞定3500词.docx VIP
- 滨水绿地规划设计—滨水绿地详细设计(园林规划设计课件).pptx
- 滨水景观绿地设计的原则.PPT
- 地面35kV预制舱变电站安装工程(劳务部分).doc VIP
- 景观规划设计(第3版)课件:滨水景观生态设计.pptx VIP
- 河道保洁服务文明作业保障措施.docx VIP
- 滨水景观案例.ppt VIP
- 严重多发伤处理的欧洲共识(2025)解读PPT课件.pptx VIP
- 景观规划设计(第3版)课件:滨水景观文化设计.pptx VIP
原创力文档


文档评论(0)