- 1、原创力文档(book118)网站文档一经付费(服务费),不意味着购买了该文档的版权,仅供个人/单位学习、研究之用,不得用于商业用途,未经授权,严禁复制、发行、汇编、翻译或者网络传播等,侵权必究。。
- 2、本站所有内容均由合作方或网友上传,本站不对文档的完整性、权威性及其观点立场正确性做任何保证或承诺!文档内容仅供研究参考,付费前请自行鉴别。如您付费,意味着您自己接受本站规则且自行承担风险,本站不退款、不进行额外附加服务;查看《如何避免下载的几个坑》。如果您已付费下载过本站文档,您可以点击 这里二次下载。
- 3、如文档侵犯商业秘密、侵犯著作权、侵犯人身权等,请点击“版权申诉”(推荐),也可以打举报电话:400-050-0827(电话支持时间:9:00-18:30)。
                        查看更多
                        
                    
                ppt课件 ppt课件 * * 基于FPGA的DSP开发技术 	嵌入式逻辑分析仪 SignalTap II 	使用ALTERA公司逻辑分析仪SignalTapII的具体操作:  	1)	打开SignalCompiler转换成的sinout.qpf,选择file菜单,	点击new,在new窗口中选择other files页,选择	SignalTap II file,出现SignalTap II编辑窗口。 ppt课件 * * 基于FPGA的DSP开发技术 	嵌入式逻辑分析仪 SignalTap II 将默认的auto_signaltap_0 更名为sinoutsignal 双击,打开测试信号添加对话框 ppt课件 * * 基于FPGA的DSP开发技术 	嵌入式逻辑分析仪 SignalTap II ppt课件 * * 基于FPGA的DSP开发技术 	嵌入式逻辑分析仪 SignalTap II ppt课件 * * 基于FPGA的DSP开发技术 	嵌入式逻辑分析仪 SignalTap II  	2)	设置SignalTap II。在SignalTap II的Setup页中,单击全	屏按钮,出现全屏编辑窗口。  ppt课件 * * 基于FPGA的DSP开发技术 	嵌入式逻辑分析仪 SignalTap II 逻辑分析仪的工作时钟设置 采用深度设置 缓冲模式设置:环形缓冲、分段缓冲 环形缓冲有四种触发方式:前触发、中触发、后触发、连续触发; 分段触发用于捕捉周期事件 触发电平、触发源设置 JTAG链设置 ppt课件 * * 基于FPGA的DSP开发技术 	嵌入式逻辑分析仪 SignalTap II 	3)	SignalTap II文件存盘 通过设置该选项选择是否将嵌入式逻辑分析仪文件编译到工程文件中 ppt课件 * * 基于FPGA的DSP开发技术 	嵌入式逻辑分析仪 SignalTap II 	4)	编译、下载,对工程文件进行编译后,下载到芯片中:可以通过SignalTapII文件对话框的相应功能按钮或Programmer下载 工程文件下载区 ppt课件 * * 基于FPGA的DSP开发技术 	嵌入式逻辑分析仪 SignalTap II 	5)	测试分析。 点击相应的功能按钮运行逻辑分析仪,测试,分析 ppt课件 * * 基于FPGA的DSP开发技术 	嵌入式逻辑分析仪 SignalTap II 	5)	测试分析。 ppt课件 * * 基于FPGA的DSP开发技术 		  	完成 嵌入式逻辑分析仪 SignalTap II 的介绍 ppt课件 * * 基于FPGA的DSP开发技术 	 MATLAB/DSP Builder软件 DSP Builder简介 基于DSP Builder的DSP模块开发流程 正弦发生器模块设计实例 DSP Builder层次性设计 FIR数字滤波器设计实例 层次性设计方法 FDATool使用 利用MegaCore的设计 ppt课件 * * 基于FPGA的DSP开发技术 	DSP Builder层次性设计 	 	DSP Builder层次性设计主要用于搭建复杂的DSP系统,方便系统的设计与调试。  	DSP Builder层次性设计的方法:利用DSP Builder软件工具,将设计好的DSP模型生成子系统(Subsystem),将子系统与其他模块互联构成更大的系统。  	子系统可以被任意复制到其他模型文件中,双击子系统图标即可打开子系统源文件,子系统中还可以包含子系统。 ppt课件 * * 基于FPGA的DSP开发技术 	 MATLAB/DSP Builder软件 DSP Builder简介 基于DSP Builder的DSP模块开发流程 正弦发生器模块设计实例 DSP Builder层次性设计 FIR数字滤波器设计实例 层次性设计方法 FDATool使用 利用MegaCore的设计 ppt课件 * * 基于FPGA的DSP开发技术 	FIR 数字滤波器设计实例 	1)FIR 滤波器原理 		FIR滤波器:Finite Impulse Response,有限冲激响应 		N-1阶FIR滤波器的系统函数为  		其差分方程表达式为 3个延迟单元、4个乘法器、4个加法器(一个4输入加法器) ppt课件 * * 基于FPGA的DSP开发技术 	正弦发生器模块设计实例 	第二步:利用Simulink进行模型仿真 			需要添加激励信号和观察模块 	1)	添加Step模块。加入一个Step(阶跃模块),来实现模拟	SinCtrl的按键使能操作。在Simulink基本库中选择Source	子库,把Step模块拖放到Sinout模型窗口中。  	2)	添加波形观察模块Scope。在Simulink基本库中选择Sinks子	库,把S
                您可能关注的文档
最近下载
- 电力分析软件:PSSE二次开发all.docx VIP
- 冠脉介入培训试题及答案.docx VIP
- 电力调度软件:PSSE二次开发all.docx VIP
- 电力分析软件:PSSE二次开发_(4).PSSE编程环境与语言.docx VIP
- 电力调度软件:PSSE二次开发_(6).PSSE高级功能与优化.docx VIP
- 电力调度软件:PSSE二次开发_(3).Python在PSSE中的应用.docx VIP
- 电力分析软件:PSSE二次开发_(24).未来电力系统趋势与PSSE的发展.docx VIP
- 既有管线保护专项施工方案(已审批).doc
- 不同人群的运动处方.pptx VIP
- 电力调度软件:PSSE二次开发_(5).PSSE案例分析与实践.docx VIP
 原创力文档
原创力文档 
                        

文档评论(0)