- 5
- 0
- 约1.52万字
- 约 81页
- 2019-04-26 发布于山东
- 举报
78 79 80 81 46 47 48 49 50 51 52 53 54 55 56 57 58 59 60 61 62 63 64 65 66 67 68 69 70 71 72 73 74 75 76 77 14 15 16 17 18 19 20 21 22 23 24 25 26 27 28 29 30 31 32 33 34 35 36 37 38 在微机系统中,CPU对半导体存储器进行访问(读写操作),CPU先要由地址总线向存储器给出地址信号,选择要进行读/写操作的存储单元,然后通过控制总线发出相应的读/写控制信号,最后才能在数据总线上进行数据交换。所以,存储器芯片与CPU之间的连接,实质就是其与系统三总线的连接,即与地址线、数据线和控制线的连接。 39 40 41 42 43 44 45 (5)SRAM芯片的地址范围 A19~A16未参与译码,假定为全“0”; A15必须为“0”; #1和#2芯片的片外地址为A14A13A12=000, #3和#4芯片的片外地址为A14A13A12=001, #5和#6芯片的片外地址为A14A13A12=010, #7和#8芯片的片外地址为A14A13A12=011, #1、#3、#5、#7被选中的条件为A0=0, #2、#4、#6、#8被选中的条件为BHE=0,即A0=1。 各芯片地址范围:00000~03FFFH,共16KB #1 00000H~00FFF中的偶地址区 #2 00000H~00FFF中的奇地址区 #3 01000H~01FFF中的偶地址区 #4 01000H~01FFF中的奇地址区 #5 02000H~02FFF中的偶地址区 #6 02000H~02FFF中的奇地址区 #7 03000H~03FFF中的偶地址区 #8 03000H~03FFF中的奇地址区 注意:RAM必须占据存储器 低位地址区 Why? (6)EPROM芯片的译码电路及地址范围 译码电路 片内译码 同CPU地址总线A1~A12相连 片外译码 A19~A16为全“1”,19# 74LS138G2B有效; A15~A13=100,BHE=0(A0=1),,选中16# EPROM2732 A15~A13=100,A0=0,选中15# EPROM2732 A15~A13=101,BHE=0(A0=1),选中14# EPROM2732 A15~A13=101,A0=1,选中13# EPROM2732 A15~A13=110,BHE=0(A0=0),选中12# EPROM2732 A15~A13=110,A0=0,选中11# EPROM2732 A15~A13=111,BHE=0(A0=0),选中10# EPROM27 A15~A13=110,A0=0,选中9# EPROM2732 芯片地址范围:F8000H~FFFFFH,共32KB #11 FC000H~FDFFFH中的偶地址区 #12 FC000H~FDFFFH中的奇地址区 #13 FA000H~FAFFFH中的偶地址区 #14 FA000H~FAFFFH中的奇地址区 #15 F8000H~F8FFFH中的偶地址区 #16 F8000H~F8FFFH中的奇地址区 注意:ROM必须占据存储器高位地址区 Why? #9 FE000H~FFFFFH中的偶地址区 #10 FE000H~FFFFFH中的偶地址区 32位微机系统中的内存储器接口 32位地址总线可寻址4GB物理地址空间,范围为0~FFFFFFFFH, 有4个存储体,每个存储体为1GB. FFFFFFFF FFFFFFFB FFFFFFFE FFFFFFFA FFFFFFFD FFFFFFF9 FFFFFFFC FFFFFFF8 存储体3 (最高 字节) 存储体2 (次高 字节) 存储体1 (次低 字节) 存储体0 (最低 字节) 0 1 2 3 4 5 6 7 BE3 BE2 BE1 BE0 D31~D24 D23~D16 D15~D8 D7~D0 A31~A2 32K×8的SRAM芯片62256 1 2 3 4 5 6 7 8 9 10 11 12 13 14 15 16 17 18 19 20 21 22 23 24 25 26 27 28 A14 A12 A7 A6 A5 A4 A3 A2 A1 A0 D0 D1 D2 GND D3 D4 D5 D6 D7 CS A10 OE A11 A9 A8 A13 WE Vcc 62256引脚图 A14 A13 A12 A11 A10 A9 A8 A7 A6 A5 A4 A3 A2 A1 A0
原创力文档

文档评论(0)