基于FPGA的高速采样及处理装置设计.pdfVIP

  • 2
  • 0
  • 约5.63千字
  • 约 3页
  • 2019-05-15 发布于广西
  • 举报
船电技术|应用研究 Vol.38 No.01 2018.01 基于FPGA 的高速采样及处理装置设计 赵紫旋,赵晓宇 (武汉科技大学, 武汉 430081) 摘 要:本文介绍了一种基于 FPGA 的高速数据采样及处理装置的设计。分析了高速采样及处理在大功率 变流装置中的应用背景。介绍了采用 FPGA 实现高速采样及处理的优势以及具体的实现方法,描述了高速 数据处理的原理及实现方法。通过Verilog 编程完成了相关的功能要求,并在Quartus II 环境下实现了功能 的仿真验证。介绍了相关的硬件设计内容,器件选型分析,驱动编写等。最终通过SignalTap II 抓取了在实 际硬件上模拟的工作过程,验证了设计的正确性。 关键字:FPGA 高速采样及处理 Verilog 编程 硬件实现 中图分类号:TM461 文献标识码:A 文章编号:1003-4862 (2018 )01

文档评论(0)

1亿VIP精品文档

相关文档