- 1、原创力文档(book118)网站文档一经付费(服务费),不意味着购买了该文档的版权,仅供个人/单位学习、研究之用,不得用于商业用途,未经授权,严禁复制、发行、汇编、翻译或者网络传播等,侵权必究。。
- 2、本站所有内容均由合作方或网友上传,本站不对文档的完整性、权威性及其观点立场正确性做任何保证或承诺!文档内容仅供研究参考,付费前请自行鉴别。如您付费,意味着您自己接受本站规则且自行承担风险,本站不退款、不进行额外附加服务;查看《如何避免下载的几个坑》。如果您已付费下载过本站文档,您可以点击 这里二次下载。
- 3、如文档侵犯商业秘密、侵犯著作权、侵犯人身权等,请点击“版权申诉”(推荐),也可以打举报电话:400-050-0827(电话支持时间:9:00-18:30)。
- 4、该文档为VIP文档,如果想要下载,成为VIP会员后,下载免费。
- 5、成为VIP后,下载本文档将扣除1次下载权益。下载后,不支持退款、换文档。如有疑问请联系我们。
- 6、成为VIP后,您将拥有八大权益,权益包括:VIP文档下载权益、阅读免打扰、文档格式转换、高级专利检索、专属身份标志、高级客服、多端互通、版权登记。
- 7、VIP文档为合作方或网友上传,每下载1次, 网站将根据用户上传文档的质量评分、类型等,对文档贡献者给予高额补贴、流量扶持。如果你也想贡献VIP文档。上传文档
查看更多
武汉理工大学《数字电子技术基础》课程设计说明书
PAGE
PAGE 2
武汉理工大学《数字电子技术基础》课程设计说明书
目 录
HYPERLINK \l _Toc235331320 摘要…………………………………………………………………………………… I
Abstract…………………………………………………………………………………………… Ⅱ
1 数字钟的构成 HYPERLINK \l _Toc235331306 ……………………………………………………………………… 1
1.1方案设计……………………………………………………………………… 2
1.1.1总方案设计……………………………………………………………… 2
1.1.2部分电路方案设计……………………………………………………… 2
2 数字钟单元电路的设计…………………………………………………………… HYPERLINK \l _Toc235331303 4
2.1 振荡器电路设计 HYPERLINK \l _Toc235331306 ………………………………………………………………4
2.2 时间计数单元设计…………………………………………………………… HYPERLINK \l _Toc235331307 4
2.2.1 集成异步计数器74LS90………………………………………………5 HYPERLINK \l _Toc235331311
2.2.2 用74LS90构成秒和分计数器电路 HYPERLINK \l _Toc235331312 ………………………………… 6
HYPERLINK \l _Toc235331320 2.2.3 用74LS90构成时计数器电路……………………………………… 7
2.2.4 时间计数单元总电路………………………………………………… HYPERLINK \l _Toc235331306 8
2.3 译码显示单元电路设计……………………………………………………… 9
2.3.1 译码器74LS48 ……………………………………………………… HYPERLINK \l _Toc235331307 9
2.3.2 显示器LG5011AH……………………………………………………11
HYPERLINK \l _Toc235331309 2.3.3 译码显示电路…………………………………………………………12
2.4 校时单元电路设计……………………………………………………………13
2.5 报时电路设计…………………………………………………………………………13
2.6 闹钟电路设计…………………………………………………………………………15
3 数字钟的实现电路及其工作原理…………………………………………………16
4仿真结果……………………………………………………………………………17
5 电路的安装与调试…………………………………………………………………19
HYPERLINK \l _Toc235331320 6课程设计心得与体会……………………………………………………………… 19
参考文献……………………………………………………………………………… 20
附录1 HYPERLINK \l _Toc235331318 ………………………………………………………………………………… 21
1 数字钟的构成 数字钟实际上是一个对标准频率(1HZ)进行计数的计数电路。主要由振荡器、分频器、计数器、译码器显示器和校时电路组成。振荡器产生稳定的高频脉冲信号,作为数字钟的时间基准,通常使用石英晶体震荡器,然后经过分频器输出标准秒脉冲,或者由555构成的多谐振荡器来直接产生1HZ的脉冲信号。秒计数器满60后向分计数器进位,分计数器满60后向小时计数器进位,小时计数器按照“24翻1”规律计数。计数器的输出分别经译码器送显示器显示。由于计数的起始时间不可能与标准时间一致,故需要在电路上加一个校时电路,当计时出现误差时,可以用校时电路校时、校分。还可实现整点报时和闹钟的功能。如图 1.1所示为数字钟电路系统的组成框图
显示器 显示器 显示器
译码器 译码器 译码器
24进制 60进制 60进制 整点报时及闹钟
校时 校分
晶体振荡器 分频器
图1-1数字钟电路系统的组成框图
1.1方案设计
1.1.1总的方案设计:
方案
您可能关注的文档
最近下载
- 2025内蒙古孪井滩生态移民示范区社区专职工作者招聘10人考试备考试题及答案解析.docx VIP
- 金属粉末冶金材料.PPT VIP
- 新苏教版三年级上册数学(全册)同步随堂练习一课一练 .pdf VIP
- 《电工基本技能》教案项目五任务二 开关类低压电器的拆装.docx VIP
- 危险源辨识、风险评价表(建筑工程).xls VIP
- 连翘的育苗技术.pptx
- 第16课《诫子书》(教师版).docx VIP
- 跨部门合作流程与沟通模板.doc VIP
- SANKEN三肯变频器samco-ns TEXC-NS-002(小容量)使用手册调试说明书.pdf
- 《电工基本技能》教案项目五任务三 接触器的拆装.docx VIP
原创力文档


文档评论(0)