河北科技大学信息学院数字电子课件第三章 组合逻辑电路.pptVIP

  • 0
  • 0
  • 约9.1千字
  • 约 125页
  • 2019-05-10 发布于广东
  • 举报

河北科技大学信息学院数字电子课件第三章 组合逻辑电路.ppt

第三章 组合逻辑电路 内容提要 第三章 组合逻辑电路 内容提要 小结 小结 第三章 组合逻辑电路 内容提要 0 功能表 D0 D1 D2 D3 输入 输出 A 1 A 0 Y × × 1 0 0 0 0 1 0 1 0 0 1 1 0 【 】 内容回顾 ① 作数据选择,以实现多路信号分时传送; ② 级联扩展; ③ 实现组合逻辑函数;  二、数据选择器的应用 【 】 内容回顾 1、与四选一选择器输出的逻辑式比较, 选择地址输入端,并将数据输入端 综合为一个输入端。 2、根据上述的分析画出接线图。 步骤: 【 】 内容回顾 用数据选择器设计逻辑电路 【例2】 试用4选1数据选择器实现三变量函数: 分析: 选择地址输入,令A1A0=AB(可任意选择) 与四选一选择器输出的逻辑式比较 将F与Y对照可得 BC A 00 01 11 10 0 1 0 1 0 × × × 1 × BC A 00 01 11 10 0 1 0 0 1 × × × 1 × 3线-8线译码器 Y 0 A 2 A 1 A 0 Y 1 Y 2 Y 3 Y 4 Y 5 Y 6 Y 7 二进制代码 高低电平信号 【 】 内容回顾 译码器 74LS138 地址输入端 片选输入端 输出端 【 】 内容回顾 一、二进制译码器 二、 译码器的应用 3-8译码器(1) S 1 S 2 S 3 A 1 A 2 A 0 Y 0 Y 7 Y 6 Y 5 Y 4 Y 3 Y 2 Y 1 3-8译码器(2) S 1 S 2 S 3 A 1 A 2 A 0 Y 0 Y 7 Y 6 Y 5 Y 4 Y 3 Y 2 Y 1 Z 0 Z 7 Z 8 Z 15 1 D3 D2 D1 D0 【 】 内容回顾 1、 级联扩展 2、 实现组合逻辑函数 任何一个逻辑函数都可以表示成最小项和的形式,而3-8译码器的输出对应于不同的最小项,因此,可用3-8译码器方便的实现逻辑函数。 【 】 内容回顾 步骤: 1、首先将逻辑函数表示成最小项和的形式。 2、将逻辑函数表示成3-8译码器的输出 信号的形式。 3、画出电路图,注意译码器的片选端的 连接。 n-2n 线译码器,包含了n变量所有的最小项。加上与非门,可以组成任何形式的输入变量小于或等于n的组合逻辑函数。 【 】 内容回顾 三、显示译码器 二-十进制编码 显示译码器 显示器件 显示器件 LED显示器 LCD显示器 【 】 内容回顾 显示器件: 七段LED显示器 a b c d f g e 共阳极LED 共阴极LED LED显示器具有亮度高、响应时间短、使用寿命长、可靠性高等优点。 其缺点是工作电流较大。 LCD(液晶)显示器最大优点是低功耗,可在低电压下工作。 其缺点是亮度低、响应速度慢。 BCD—七段显示译码器: 二-十进制编码 显示译码器 显示器件 BCD--七段显示译码器的真值表 a b c d e f g 1 14 74LS48 A3 a b c d f g Ucc GND A1 A2 A0 RBI e LT BI / RBO A0~A3 : BCD码输入端; a~g : 七段显示码输出端。 1 14 74LS48 A3 a b c d f g Vcc GND A1 A2 A0 RBI e LT BI / RBO : 灯测试端,低电平有效。检查笔 段是否正常发光。 LT 1 14 74LS48 A3 a b c d f g Ucc GND A1 A2 A0 RBI e LT BI / RBO : 灭0输入端,低电平有效。 RBI 1 14 74LS48 A3 a b c d f g Ucc GND A1 A2 A0 RBI e LT BI / RBO : 灭灯输入 / 灭0输出端,低电平有效。 BI / RBO 74LS48与七段显示器件的连接: 为提高显示亮度,可接上拉电阻 b f a c d e g b f a c d e g BI D C B A +5V +5V 74LS48 0 0 1 0 6 . 8 0 0 0 0 0 0 0 . 6 5 0 2 0 0 3 6 . 8 8 8 1 0 6 . 8 0 . 6 5 无效0消隐电路设计: (1) 显示结果直

您可能关注的文档

文档评论(0)

1亿VIP精品文档

相关文档