网站大量收购闲置独家精品文档,联系QQ:2885784924

东北农业大学工程学院数字电子技术课件第4章 触发器(4).ppt

东北农业大学工程学院数字电子技术课件第4章 触发器(4).ppt

  1. 1、本文档共21页,可阅读全部内容。
  2. 2、原创力文档(book118)网站文档一经付费(服务费),不意味着购买了该文档的版权,仅供个人/单位学习、研究之用,不得用于商业用途,未经授权,严禁复制、发行、汇编、翻译或者网络传播等,侵权必究。
  3. 3、本站所有内容均由合作方或网友上传,本站不对文档的完整性、权威性及其观点立场正确性做任何保证或承诺!文档内容仅供研究参考,付费前请自行鉴别。如您付费,意味着您自己接受本站规则且自行承担风险,本站不退款、不进行额外附加服务;查看《如何避免下载的几个坑》。如果您已付费下载过本站文档,您可以点击 这里二次下载
  4. 4、如文档侵犯商业秘密、侵犯著作权、侵犯人身权等,请点击“版权申诉”(推荐),也可以打举报电话:400-050-0827(电话支持时间:9:00-18:30)。
查看更多
4.3 边沿触发器 4.3.1 边沿 D 触发器 一、电路组成及工作原理 QM QM CP R S Q Q S C1 R R S C1 1 1 1 D G7 CP Q Q G3 D G2 G4 G6 G8 1 G1 G5 1 1 QM QM 从 主 曾用 符号 国标 符号 Q Q CP C1 1D D Q Q CP C1 1D D Q Q 1. 电路组成及逻辑符号 2. 工作原理 (1)接收信号: CP = 1 主触发器接收输入信号 主触发器跟随D变化 (2) 输出信号: CP = 0 主触发器保持不变; 从触发器由CP到来之前的 QnM 确定。 QM QM CP R S Q Q S C1 R R S C1 1 1 1 D 从 主 即: 下降沿时刻有效 3. 异步输入端的作用 G7 CP Q Q G3 D G2 G4 G6 G8 1 G1 G5 1 1 D — 同步输入端 受时钟 CP 同步控制 SD RD — 异步输入端 不受时钟 CP 控制 1 0 直 接 置 位 端 直 接 复 位 端 异 步 置 位 端 异步 复 位 端 国标符号 曾用符号 SD D CP RD – – Q Q 1 1 1 0 1 0 1 0 0 1 0 0 1 1 0 1 1 1 – – SD RD D CP Q Q 4. 波形 Q Q CP C1 1D D 触发器的初始 0 状态可利用异步复位端接低电平实现 二、 集成边沿D 触发器 1. CMOS 边沿 D 触发器 CC4013 (双 D 触发器) 符号 引出端 功能 Q1 Q1 VDD SD1 CP1 SD2 CP2 D1 RD1 D2 RD2 Q2 Q2 VSS 6 5 3 4 8 9 11 10 1 2 13 12 14 7 特性表 同步置0 同步置1 保持(?无效)异步置1 异步置0 不允许 0 1 Qn 1 0 不用 ? 0 0 0 ? 1 0 0 ? ? 0 0 ? ? 0 1 ? ? 1 0 ? ? 1 1 Qn+1 CP D RD SD 注 CP 上升沿触发 Q Q CP C1 1D D S R SD RD 2. TTL 边沿 D 触发器 7474 (双 D 触发器) 符号 引出端 功能 特性表 同步置0 同步置1 保持(?无效)异步置0 异步置1 不允许 0 1 Qn 0 1 不用 ? 0 1 1 ? 1 1 1 ? ? 1 1 ? ? 0 1 ? ? 1 0 ? ? 1 1 Qn+1 CP D RD SD 注 Q1 Q1 VCC SD1 CP1 SD2 CP2 D1 RD1 D2 RD2 Q2 Q2 地 4 2 3 1 10 12 11 13 5 6 9 8 14 7 – – – – – – 3. 主要特点 ? CP 的上升沿(正边沿)或下降沿(负边沿)触发; ? 抗干扰能力极强; ? 只有置 1、置 0 功能。 Q Q CP C1 1D D S R SD RD 4.3.2 边沿 JK 触发器 一、电路组成及符号 二、工作原理 QM QM CP R S Q Q S C1 R R S C1 1 1 1 D 1 1 J K 冗余项 国 标 符 号 Q Q CP C1 1J IK J K Q Q CP CP J

您可能关注的文档

文档评论(0)

ormition + 关注
实名认证
内容提供者

该用户很懒,什么也没介绍

1亿VIP精品文档

相关文档