- 1、原创力文档(book118)网站文档一经付费(服务费),不意味着购买了该文档的版权,仅供个人/单位学习、研究之用,不得用于商业用途,未经授权,严禁复制、发行、汇编、翻译或者网络传播等,侵权必究。。
- 2、本站所有内容均由合作方或网友上传,本站不对文档的完整性、权威性及其观点立场正确性做任何保证或承诺!文档内容仅供研究参考,付费前请自行鉴别。如您付费,意味着您自己接受本站规则且自行承担风险,本站不退款、不进行额外附加服务;查看《如何避免下载的几个坑》。如果您已付费下载过本站文档,您可以点击 这里二次下载。
- 3、如文档侵犯商业秘密、侵犯著作权、侵犯人身权等,请点击“版权申诉”(推荐),也可以打举报电话:400-050-0827(电话支持时间:9:00-18:30)。
查看更多
HUNGRY 1553B BUS DEVELOPMENT BOARD HANDBOOK
937507254@ | QQ:937507254
目录
Chapter 1 主要器件及特性 4
主要原器件介绍 5
开发板示意图 6
Chapter 2 BU61580 电路 7
Chapter 3 隔离变压器 B‐3226 9
Chapter4 FPGA 相关配置电路 10
Chapter 5 高速同步 SDRAM 电路 11
Chapter 6 大容量快速 flash 14
Chapter 7 RS‐232 串口 16
Chapter 8 电源分配 17
Chapter 9 电平转换电路 18
Chapter10 复位电路 19
Chapter11 时钟源 20
内容介绍:本手册主要包括以下章节
Chapter 1 主要器件及特性
Chapter 2 BU61580 电路
Chapter 3 隔离变压器 B‐3226
Chapter4 FPGA 相关配置电路
Chapter 5 高速同步 SDRAM 电路
Chapter 6 大容量快速 flash
Chapter 7 RS‐232 串口
Chapter 8 电源分配
Chapter 9 电平转换电路
Chapter10 复位电路
Chapter11 时钟源
本开发板以1553B总线通讯控制器BU61580S3/BU61581S3为核心,提供了一
路双通道 MIL-STD-1553B 总线接口,一路 UART 接口等,核心控制器件为 Atera
FPGA,提供一个灵活的控制与设计开发平台,主控CPU 为FPGA内嵌NIOSII 32bit
CPU,自定义控制接口。本开发板同时也提供了一个学习SOPC的开放式平台。并
配有学习 1553B 总线协议的开发例程,基于 C 语言实现。可变的外部编程的 RT
地址。1553B模块可以配置实现BC,RT,MT功 能。变压器耦合和直接耦合两种耦
合方式可选。
Chapter 1 主要器件及特性
本手册中描述了1553B总线开发板的设计原理和使用方法,作为开发板的配
套材料。
这套开发板主要面向1553B总线的初、中级开发者,或者对1553b总线有着
强烈兴趣的爱好者。所以,设计本着简单、实用的原则,特别适合个人用户。也
可以作为产品开发原型的验证板。我们希望通过这套开发板能把大家带进1553B
总线开发与设计的精彩世界里,这套开发板是我们敲开1553B总线系统的这扇神
奇大门的敲门砖。通过使用此套开发板以及相关资料的学习,1553B总线系统不
再令我们望而却步,其实它很简单!
同时这套开发板也提供了一个 SOPC 的应用开发平台,可以实现嵌入式软核
CPU –NIOS ii ,随意定制接口、随意设计外设真的很方便,我的开发板就采用
嵌入式软核的方式实现1553B协议芯片管理的。
主要原器件介绍
15 万门 Atera cyclone 系列 FPAG
芯片特性 EP1C6Q240C8
LEs 5980
M4K RAM BLOCK 20
TOTAL RAM BITs 92160
PLLs
原创力文档


文档评论(0)