- 1、原创力文档(book118)网站文档一经付费(服务费),不意味着购买了该文档的版权,仅供个人/单位学习、研究之用,不得用于商业用途,未经授权,严禁复制、发行、汇编、翻译或者网络传播等,侵权必究。。
- 2、本站所有内容均由合作方或网友上传,本站不对文档的完整性、权威性及其观点立场正确性做任何保证或承诺!文档内容仅供研究参考,付费前请自行鉴别。如您付费,意味着您自己接受本站规则且自行承担风险,本站不退款、不进行额外附加服务;查看《如何避免下载的几个坑》。如果您已付费下载过本站文档,您可以点击 这里二次下载。
- 3、如文档侵犯商业秘密、侵犯著作权、侵犯人身权等,请点击“版权申诉”(推荐),也可以打举报电话:400-050-0827(电话支持时间:9:00-18:30)。
- 4、该文档为VIP文档,如果想要下载,成为VIP会员后,下载免费。
- 5、成为VIP后,下载本文档将扣除1次下载权益。下载后,不支持退款、换文档。如有疑问请联系我们。
- 6、成为VIP后,您将拥有八大权益,权益包括:VIP文档下载权益、阅读免打扰、文档格式转换、高级专利检索、专属身份标志、高级客服、多端互通、版权登记。
- 7、VIP文档为合作方或网友上传,每下载1次, 网站将根据用户上传文档的质量评分、类型等,对文档贡献者给予高额补贴、流量扶持。如果你也想贡献VIP文档。上传文档
查看更多
PAGE
PAGE
基于FPGA的学校打铃器的设计
目 录
TOC \o 1-3 \h \z \u ;
cnt0:=;
elsif cpevent and cp=1 then
if cnt1=0101 and cnt0=1000 then
co=1;
cnt0:=1001;
elsif cnt01001 then
cnt0:=cnt0+1;
else
cnt0:=;
if cnt10101 then
cnt1:=cnt1+1;
else
cnt1:=;
co=0;
end if;
end if;
end if;
sqmsh=cnt1;
sqmsl=cnt0;
end process;
end SEC;
(2)分计数模块
library ieee;
use ieee.std_logic_1164.all;
use ieee.std_logic_unsigned.all;
entity MINUTE is
port(clk,clr:in std_logic;
co:out std_logic;
min1,min0:out std_logic_vector(3 downto 0)
);
end MINUTE;
architecture MIN of MINUTE is
begin
process(clk,clr)
variable cnt1,cnt0:std_logic_vector(3 downto 0);
begin
if clkevent and clk=1 then
if clr=1 then
if cnt1=0101 and cnt0=1000 then
co=1;
cnt0:=1001;
elsif cnt01001 then
cnt0:=cnt0+1;
else
cnt0:=;
if cnt10101 then
cnt1:=cnt1+1;
else
cnt1:=;
co=0;
end if;
end if;
end if;
end if;
min1=cnt1;
min0=cnt0;
end process;
end MIN;
(3)时计数模块
library ieee;
use ieee.std_logic_1164.all;
use ieee.std_logic_unsigned.all;
entity sh24 is
port(clk:in std_logic;
clr:in std_logic;
sh:buffer std_logic_vector(3 downto 0);
sl:buffer std_logic_vector(3 downto 0));
end sh24;
architecture bhv of sh24 is
begin
process(clk,clr)
begin
if (clr=0)then
sh=;
sl=;
elsif(clkevent and clk=1) then
if(sh=0010and sl=0011)then
sh=;sl=;
else sl=sl+1;
if(sl9)then sl=sl+1;
else sl=;
if(sh2)then sh=sh+1;
else sh=;
end if;
end if;
end if;
end if;
end process;
end bhv;
(4)调时模块
library ieee;
use ieee.std_logic_1164.all;
use ieee.std_logic_unsigned.all;
use ieee.std_logic_arith.all;
entity mux2to1 is
port(
key: in std_logic;
a,b: in std_logic;
c: out std_logic
);
end mux2to1;
architecture one of mux2to1 is
begin
process(key)
begin
if key=0then
c=b;
else
c=a;
end if;
end process;
end one;
4.闹钟模块
(1)定时模块
LIBRARY ieee;
USE ieee.std_logic_1164.all;
ENTITY ctrl_memo IS
PORT( reset,k1,up_key: IN STD_LOGIC; --k1高电平为调时,低电平为调分
Q_hourb: OUT INTEGER RANGE 0 TO 9;--“时”高位
Q_houra : OUT INTEGER RANGE 0 TO 9;--“时”低位
您可能关注的文档
- 基于FPGA的计时器的设计毕业设计.doc
- 基于FPGA的计数器设计_毕业设计论文.doc
- 基于FPGA的简单自动邮票销售机系统电子设计报告.doc
- 基于FPGA的交通灯控制器设计_毕业设计论文.doc
- 基于FPGA的交通灯控制器设计_课程设计报告.doc
- 基于FPGA的交通灯控制器设计毕业设计(论文).doc
- 基于FPGA的交通灯控制器设计毕业设计论文.doc
- 基于FPGA的空调控制器设计_毕业设计论文.doc
- 基于FPGA的乐曲演奏电路设计_毕业设计论文.doc
- 基于FPGA的乒乓球游戏机控制器设计毕业设计(论文).doc
- 中信建投-交运设备-客车行业深度:出口内需共振向上中国品牌走向全球——建议重点关注出海方向.pdf
- 华金证券-多浦乐-301528-本土高性能超声检测领军企业,或正站在新一轮快速发展起点.pdf
- 兴业证券-宏观策略-兴证海外2025年8月金股组合.pdf
- 国金证券-智能化选基系列之十二:基于申报信息的行业主题ETF轮动策略.pdf
- 国金证券-基础化工行业研究-AI系列深度(二)一一AIforScience应用端落地快速开启.pdf
- 甬兴证券-顺丰控股-002352-首次覆盖深度报告-无人物流元年,快递龙头加速启航.pdf
- 国金证券-我爱我家-000560-经纪资管双轮驱动,竞争优势突围存量房时代.pdf
- 国金证券-7月行业信息回顾与思考:“反内卷”对消费量、价、利润基本面的影响.pdf
- 华西证券-国际货币体系专题(一)-百年浮沉,彰往察来.pdf
- 天风证券-产业赛道与主题投资风向标-如何从PCR指标看阶段性顶部与底部.pdf
文档评论(0)