- 1、本文档共49页,可阅读全部内容。
- 2、原创力文档(book118)网站文档一经付费(服务费),不意味着购买了该文档的版权,仅供个人/单位学习、研究之用,不得用于商业用途,未经授权,严禁复制、发行、汇编、翻译或者网络传播等,侵权必究。
- 3、本站所有内容均由合作方或网友上传,本站不对文档的完整性、权威性及其观点立场正确性做任何保证或承诺!文档内容仅供研究参考,付费前请自行鉴别。如您付费,意味着您自己接受本站规则且自行承担风险,本站不退款、不进行额外附加服务;查看《如何避免下载的几个坑》。如果您已付费下载过本站文档,您可以点击 这里二次下载。
- 4、如文档侵犯商业秘密、侵犯著作权、侵犯人身权等,请点击“版权申诉”(推荐),也可以打举报电话:400-050-0827(电话支持时间:9:00-18:30)。
查看更多
基于VHDL的快速信号处理器实现
PAGE
PAGE \* MERGEFORMAT IV
PAGE 6
毕 业 论 文(设计)
题 目: 基于VHDL的快速信号处理器实现
学 号:xxxxxxxxxxxxxxxxxx
姓 名:xxxxxxxxxxx
年 级:2007级
学 院:信息科学技术学院
系 别:电子信息工程系
专 业:电子信息工程专业
指导教师:xxxxxxx
完成日期:20xx年 05 月 05日
摘 要
随着数字电子技术的快速发展,数字信号处理技术及理论广泛应用于通信、语音处理、图像处理、雷达信号处理、计算机和多媒体等领域。随着可编程逻辑器的发展,使得电子设计的规模和集成度大幅度提高。在不同应用场合使用不同性能的FFT处理器。
FPGA(Field Programmable Gate Array)即现场可编程门阵列,是大规模可编程逻辑器件。由于FPGA在速度和集成度方面的飞速提高,使得利用硬件来实现数字信号处理找到了新的方法。FPGA使用可编程的查找表(Look Up Table,LUT)结构,用静态随机存储器SRAM构成逻辑函数发生器,采用FPGA技术可以提高元器件的优质利用性可以降低设计风险,减少资金投入,缩短研发周期,且能够并行处理数据,容易实现流水线结构,而且升级简便,提高了设计的灵活性,再加上VHDL语言的灵活的描述方法以及与硬件无关的特点,所有这些都非常适合实现FFT算法,使得使用VHDL语言基于FPGA实现FFT成为研究方向。
FFT的硬件结构主要包括蝶形处理单元、数据存储器RAM、控制模块、旋转因子存储器ROM、地址发生器。本文以8点复数、8位数据位宽为例进行设计与逻辑综合。采用Altera公司的Cyclone II系列FPGA芯片EP2C8Q208C8实现该处理器,用Quartus II进行开发。
关键词: 数字信号处理;FPGA;FFT算法;VHDL语言
Abstract
With the rapid development of digital electronic technology, digital signal processing technology and theory has been widely used in communications, voice processing, image processing, radar signal processing, computer and multimedia and so on. With the development of programmable logic devices, making the scale of electronic design and integration greatly improved. In different applications use different performance FFT processor.
FPGA (Field Programmable Gate Array) or field programmable gate array ,it is large-scale programmable logic devices. Owing to improvement of FPGAs speed and integration, its possible to realize digital signal processing by hardware. FPGA use look-up table(LUT) structure,with a static random access memory SRAM constitutes a logic function generator,the using of FPGA technology can improve the using of high-quality components to reduce design risk,reduce capital investment,shorten the development cycle, and the ability to pa
您可能关注的文档
- 毕业论文:《基于DEA方法的近十年我国城乡教育绩效分析》.doc
- 毕业论文:《基于Delphi财务管理系统的设计与开发》.doc
- 毕业论文:《基于DSP的交流变频调速系统的设计》.doc
- 毕业论文:《基于DSP技术的PSK调制方法研究》.doc
- 毕业论文:《基于EDA技术的数字时钟设计》.doc
- 毕业论文:《基于FPGA的差错控制编码的设计与实现》 (1).doc
- 毕业论文:《基于FPGA的差错控制编码的设计与实现》.doc
- 毕业论文:《基于FPGA的等精度频率计的设计》.doc
- 毕业论文:《基于FPGA的多功能电子钟的设计》.doc
- 毕业论文:《基于FSK仿真软件的FSK系统抗噪声性能检测》.doc
文档评论(0)