- 1、原创力文档(book118)网站文档一经付费(服务费),不意味着购买了该文档的版权,仅供个人/单位学习、研究之用,不得用于商业用途,未经授权,严禁复制、发行、汇编、翻译或者网络传播等,侵权必究。。
- 2、本站所有内容均由合作方或网友上传,本站不对文档的完整性、权威性及其观点立场正确性做任何保证或承诺!文档内容仅供研究参考,付费前请自行鉴别。如您付费,意味着您自己接受本站规则且自行承担风险,本站不退款、不进行额外附加服务;查看《如何避免下载的几个坑》。如果您已付费下载过本站文档,您可以点击 这里二次下载。
- 3、如文档侵犯商业秘密、侵犯著作权、侵犯人身权等,请点击“版权申诉”(推荐),也可以打举报电话:400-050-0827(电话支持时间:9:00-18:30)。
- 4、该文档为VIP文档,如果想要下载,成为VIP会员后,下载免费。
- 5、成为VIP后,下载本文档将扣除1次下载权益。下载后,不支持退款、换文档。如有疑问请联系我们。
- 6、成为VIP后,您将拥有八大权益,权益包括:VIP文档下载权益、阅读免打扰、文档格式转换、高级专利检索、专属身份标志、高级客服、多端互通、版权登记。
- 7、VIP文档为合作方或网友上传,每下载1次, 网站将根据用户上传文档的质量评分、类型等,对文档贡献者给予高额补贴、流量扶持。如果你也想贡献VIP文档。上传文档
查看更多
PAGE 1
天 津 师 范 大 学
本科毕业论文(设计)
题目: 基于FPGA的直接数字频率合成器的设计
学 院: 计算机与信息工程学院
学生姓名: 金宝
学 号:
专 业: 信息工程
年 级: 2004级
完成日期: 2008年5月
指导教师: 李骊
基于FPGA的直接数字频率合成器的设计
摘要:直接数字频率合成器(DDS)是一种以数字采样技术为基础,以相位累加器为主体的频率合成器。DDS具有相位噪声低、频率分辨率高、频率转换时间短、工作频带宽线路简洁一系列的优点,是目前战术通信的主要技术基础之一。
本设计是利用FPGA芯片设计直接数字频率合成器,从而实现频率变化、相位变化和幅度变化。首先对DDS的原理进行了详细讨论,然后通过各种方案的比较和论证,设计实现了基于FPGA的DDS。设计中采用的是VHDL语言编程,并使用Quartus II软件仿真,通过硬件实现,设计简单,并经实践证明是可行的。
关键字:直接数字频率合成;现场可编程门阵列;硬件描述语言
Design and Implementation of Direct Digital Frequency SynthesiZer Based on FPGA
Abstract :DDS (Direct Digital Frequency Synthesizer) is a synthesizer which is based on the digital sampling technique and makes phasic accumulator as its principal part. DDS has a series of merits, including low phasic noise, high frequency resolution, short frequency circuitry. It is one of bases of critical technique on tactical communications.
This paper designs DDS to implement the changes in frequency, phase and extent by FPGA chips. First of all, it discusses the principle of DDS in detail. Then its design implements DDS based on FPGA by comparing and demonstrating all kinds of schemes. This design is programmed in VHDL language and uses Quartus II as a emulator. The brief design is available after hardware implementation and practical certificate.
Key words :Direct Digital Synthesis;FPGA;VHDL
目录
TOC \o 1-1 \h \z \u 1 绪论 1
1.1 直接数字频率合成技术简介 1
1.2. DDS的产生 1
1.3 直接数字频率合成技术概念 2
1.4 直接数字频率合成技术的工作特点 2
1.5 直接数字频率合成技术在军事通信中的应用 3
1.6 课题背景 3
1.7 课题内容 4
2 总体方案设计 4
2.1 实现DDS的三种技术方案 4
2.1.1 采用高性能DDS单片电路的解决方案 5
2.1.2 采用低频正弦波DDS单片电路的解决方案 6
2.1.3 自行设计的基于FPGA芯片的解决方案 6
2.2 DDS工作原理 8
2.2.1 直接频率合成器(DDS)的优缺点 9
2.2.2 影响DDS合成技术应用的问题 11
2.2.3 技术难点 11
2.3 现场可编程技术 11
2.3.1 FPGA基本结构 13
2.3.2 FPGA设计流程 13
3 数字合成器(DDS)的实现 15
3.1 VHDL语言简介 15
3.2 QuartusII软件简介 17
3.3 直接数字合成器(DDS)方案的实现 19
3.3.1 相位累
文档评论(0)