数电多功能数字钟间歇通电控制电路设计实验报告.docx

数电多功能数字钟间歇通电控制电路设计实验报告.docx

  1. 1、本文档共14页,可阅读全部内容。
  2. 2、原创力文档(book118)网站文档一经付费(服务费),不意味着购买了该文档的版权,仅供个人/单位学习、研究之用,不得用于商业用途,未经授权,严禁复制、发行、汇编、翻译或者网络传播等,侵权必究。
  3. 3、本站所有内容均由合作方或网友上传,本站不对文档的完整性、权威性及其观点立场正确性做任何保证或承诺!文档内容仅供研究参考,付费前请自行鉴别。如您付费,意味着您自己接受本站规则且自行承担风险,本站不退款、不进行额外附加服务;查看《如何避免下载的几个坑》。如果您已付费下载过本站文档,您可以点击 这里二次下载
  4. 4、如文档侵犯商业秘密、侵犯著作权、侵犯人身权等,请点击“版权申诉”(推荐),也可以打举报电话:400-050-0827(电话支持时间:9:00-18:30)。
查看更多
数电的多功能数字钟间歇通电控制电路设计实验报告   数字时钟设计实验报告   一、设计要求:   设计一个24小时制的数字时钟。   要求:计时、显示精度到秒;有校时功能。采用中小规模集成电路设计。发挥:增加闹钟功能。   二、设计方案:   由秒时钟信号发生器、计时电路和校时电路构成电路。秒时钟信号发生器可由振荡器和分频器构成。   计时电路中采用两个60进制计数器分别完成秒计时和分计时;24进制计数器完成时计时;采用译码器将计数器的输出译码后送七段数码管显示。   校时电路采用开关控制时、分、秒计数器的时钟信号为校时脉冲以完成校时。   三、电路框图:   图一数字时钟电路框图   四、电路原理图:秒脉冲信号发生器   秒脉冲信号发生器是数字电子钟的核心部分,它的精度和稳定度决定了数字钟的质量。由振荡器与分频器组合产生秒脉冲信号。   ?振荡器:通常用555定时器与RC构成的多谐振荡器,经过调整输出1000Hz脉冲。   ?分频器:分频器功能主要有两个,一是产生标准秒脉冲信号,一是提供功能   扩展电路所需要的信号,选用三片74LS290进行级联,因为每片为1/10分频器,三片级联好获得1Hz标准秒脉冲。其电路图如下:   图二秒脉冲信号发生器   秒、分、时计时器电路设计   秒、分计数器为60进制计数器,小时计数器为24进制计数器。   ?60进制——秒计数器   秒的个位部分为逢十进一,十位部分为逢六进一,从而共同完成60进制计数器。当计数到59时清零并重新开始计数。秒的个位部分的设计:利用十进制计数器CD40110设计10进制计数器显示秒的个位。个位计数器由0增加到9时产生进位,连在十位部计数器脉冲输入端CP,从而实现10进制计数和进位功能。利用74LS161和74LS11设计6进制计数器显示秒的十位,当十位计数器由0增加到5时利用74LS11与门产生一个高电平接到个位、十位的CD40110的清零端,同时产生一个脉冲给分的个位。其电路图如下:   图三60进制--秒计数电路   ?60进制——分计数电路   分的个位部分为逢十进一,十位部分为逢六进一,从而共同完成60进制计数器。当计数到59时清零并重新开始计数。秒的个位部分的设计:来自秒计数电路的进位脉冲使分的个位加1,利用十进制计数器CD40110设计10进制计数器显示秒的个位。个位计数器由0增加到9时产生进位,连在十位部计数器脉冲输入端CP,从而实现10进制计数和进位功能。利用74LS161和74LS11设计6进制计数器显示秒的十位,当十位计数器由0增加到5时利用74LS11与门产生一个高电平接到个位、十位的CD40110的清零端,同时产生一个脉冲给时的个位。其电路图如下:   图四60进制--分计数电路   ?24进制——时计数电路   来自分计数电路的进位脉冲使时的个位加,个位计数器由0增加到9是产生进位,连在十位计数器脉冲输入端CP,当十位计到2且个位计到3是经过74LS11与门产生一个清零信号,将所有CD40110清零。其电路图如下:   图五24进制--时计数电路   ?译码显示电路   译码电路的功能是将秒、分、时计数器的输出代码进行翻译,变成相应的数字。用以驱动LED七段数码管的译码器常用的有74LS148。74LS148是BCD-7段译码器/驱动器,输出高电平有效,专用于驱动LED七段共阴极显示数码管。若将秒、分、时计数器的每位输出分别送到相应七段数码管的输入端,便可以进   行不同数字的显示。在译码管输出与数码管之间串联电阻R作为限流电阻。其电路图如下:   图六译码显示电路   ?校时电路   校时电路是数字钟不可缺少的部分,每当数字钟与实际时间不符时,需要根据标准时间进行校时。一般电子表都具有时、分、秒等校时功能。为了使电路简单,在此设计中只进行分和小时的校时。“快校时”是通过开关控制,使计数器对1Hz校时脉冲计数。图中S1为校正用的控制开关,校时脉冲采用分频器输出的1Hz脉冲,当S1为“0”时可以进行“快校时”。其电路图如下:   +5V   图七校队电路   《多功能数字钟电路设计与制作》   课程设计报告   班级:建筑设施智能技术二班姓名:学号:********指导教师:*****   XX年11月19日   目录   一、内容摘要?????????????????3二、设计内容及要求??????????????3三、总设计原理????????????????3四、单元电路的设计??????????????61、基于NE555的秒方波发生器的设计?????52、基于74LS160的12\60进制计数器的设计??73、校时电路的设计?????????????9五、设计总电路图???????????????10六、主要仪器及其使用

文档评论(0)

manyu + 关注
实名认证
内容提供者

该用户很懒,什么也没介绍

1亿VIP精品文档

相关文档