MFID微机实验平台.doc

  1. 1、本文档共35页,可阅读全部内容。
  2. 2、原创力文档(book118)网站文档一经付费(服务费),不意味着购买了该文档的版权,仅供个人/单位学习、研究之用,不得用于商业用途,未经授权,严禁复制、发行、汇编、翻译或者网络传播等,侵权必究。
  3. 3、本站所有内容均由合作方或网友上传,本站不对文档的完整性、权威性及其观点立场正确性做任何保证或承诺!文档内容仅供研究参考,付费前请自行鉴别。如您付费,意味着您自己接受本站规则且自行承担风险,本站不退款、不进行额外附加服务;查看《如何避免下载的几个坑》。如果您已付费下载过本站文档,您可以点击 这里二次下载
  4. 4、如文档侵犯商业秘密、侵犯著作权、侵犯人身权等,请点击“版权申诉”(推荐),也可以打举报电话:400-050-0827(电话支持时间:9:00-18:30)。
查看更多
PAGE PAGE 33 MFID微机实验平台 微机实验指导书 华中科技大学计算机学院 目 录 TOC \o 1-4 \h \z 第一篇 MFID微型计算机实验平台技术说明 1 第一章 实验平台的硬件 1 第一节 硬件结构及其特点 1 第二节 硬件电路原理与资源配置 2 第二章 实验平台的软件 12 第一节 实验程序开发集成环境 12 第二节 实验程序开发工具 13 第三节 硬件故障诊断软件 13 第四节 接口演示实验程序 14 第五节 实验参考程序 14 第六节 设计与制作型实验 15 第三章 实验平台的安装与使用 16 第一节 硬件系统的安装与使用 16 第二节 软件系统的安装 17 第三节 软件系统的使用 17 第二篇 微机接口实验 18 第一章 基本接口实验 18 第一节 并行接口实验(8255芯片实验) 18 实验一 步进电机控制接口实验 18 实验二 声-光报警器接口实验 21 实验三 双机并行传送接口实验 25 实验四 直流电机实验 29 第二节 定时/计数实验(8253芯片实验) 31 实验五 音乐发生器接口实验 32 实验六 波特率时钟发生器实验 36 第三节 串行通信接口实验(8251芯片实验) 39 实验七 RS-232标准全双工查询方式异步串行通信实验 39 实验八 RS-485标准半双工中断方式异步串行通信实验 42 实验九 PC机与平台板通信实验 46 第四节 A/D D/A转换器接口实验 48 实验十 查询方式A/D转换器接口实验(ADC0809芯片) 48 实验十一 中断方式A/D转换器接口实验(ADC0809芯片) 50 实验十二 D/A函数波形发生器接口实验(DAC0832芯片) 54 第二节 硬件电路原理与资源配置 一、MFID PCI总线驱动板 1.MFID PCI总线驱动板的逻辑结构 MFID PCI总线驱动板逻辑结构如图1.1.2所示。 图 图1.1.2 MFID驱动板逻辑结构框图 可以看出,MFID PCI总线驱动板主要作为PCI总线与ISA总线之间的桥接器,并且是通过一块南桥芯片PCI9052/9054和一片CPLD(复杂可编程逻辑器件)完成这个功能的。 2.MFID PCI总线驱动板硬件结构图 MFID PCI总线驱动板硬件结构如图1.1. MFID PCI总线驱动板插在主机箱内系统PCI总线插槽中。它将主机的PCI总线信号(包括数据线、地址线和主要的控制线)变换成Local Bus侧总线信号(同样包括数据线、地址线和主要的控制线),并将Local Bus侧地址线和控制线驱动后,用扁平电缆引到主机机箱外面的实验平台板上。 二、平台板实验区 (一)平台板 实验平台板置于机箱外,它是用户进行实验和开发的舞台。在平台板上,利用从主机引出来的系统总线,设计了并行接口、串行接口、定时/计数接口、A/D、D/A接口、扩展存储器接口以及相应的端口地址。在平台板上,有两种连线方式,一种是排线连接方式,用于演示实验,帮助指导教师快速备课。一种是单线连接方式,提供了所有接口芯片的引脚资源,由用户任意连接每一根信号线。 平台板布局图 用户时钟(K)串行通信(G)系统时钟(D)系统接口区B电源模块(A)步进电机模块(P)模块电源(L) 用户时钟 (K) 串行通信 (G) 系统时钟 (D) 系统接口区 B 电源模块 (A) 步进电机模块 (P) 模块电源 (L) 华中科技大学 微机原理与接口实验平台 LED (M) 拔码开关 (N) AD转换(O) 音乐发生器模块 (Q) 直流电机模块 (R) 信号电源(S) 按键开关 (T) 8253(E) DA转换(H) 逻辑笔 (I) 8255(F) SRAM (J) 译 码 模 块 C 图 图1.1.6 平台板布局图 由图1.1.6可以看出,本系统设计采用模块化的结构,每一个模块都分离出来,实现其最基本的功能,通过各模块中的插孔,用户可以任意的利用小模块搭建自己的实验系统。并且,用户还可以通过J区中的J5(26芯插座)和I区中的J3(20芯插座)利用排线将实验平台板的资源引出到面包板区,从而可以无限的扩展功能实验。 跳线开关说明 跳线开关 所在区 功能 JP1 G (1-2)远距离通信 (2-3)近距离通信 JP2 G (1-2)RS485方式 (2-3)RS232方式 JP3 G (RXD-TXD)表示自发自收 (空)表示双机通信 JP4 G (跳接)收发时钟连到8253的OUT2作为波特率发生,(空)由用户自己连接收发时钟 J

文档评论(0)

zhuliyan1314 + 关注
实名认证
内容提供者

该用户很懒,什么也没介绍

1亿VIP精品文档

相关文档