时序的逻辑电路研究.pptVIP

  1. 1、原创力文档(book118)网站文档一经付费(服务费),不意味着购买了该文档的版权,仅供个人/单位学习、研究之用,不得用于商业用途,未经授权,严禁复制、发行、汇编、翻译或者网络传播等,侵权必究。。
  2. 2、本站所有内容均由合作方或网友上传,本站不对文档的完整性、权威性及其观点立场正确性做任何保证或承诺!文档内容仅供研究参考,付费前请自行鉴别。如您付费,意味着您自己接受本站规则且自行承担风险,本站不退款、不进行额外附加服务;查看《如何避免下载的几个坑》。如果您已付费下载过本站文档,您可以点击 这里二次下载
  3. 3、如文档侵犯商业秘密、侵犯著作权、侵犯人身权等,请点击“版权申诉”(推荐),也可以打举报电话:400-050-0827(电话支持时间:9:00-18:30)。
  4. 4、该文档为VIP文档,如果想要下载,成为VIP会员后,下载免费。
  5. 5、成为VIP后,下载本文档将扣除1次下载权益。下载后,不支持退款、换文档。如有疑问请联系我们
  6. 6、成为VIP后,您将拥有八大权益,权益包括:VIP文档下载权益、阅读免打扰、文档格式转换、高级专利检索、专属身份标志、高级客服、多端互通、版权登记。
  7. 7、VIP文档为合作方或网友上传,每下载1次, 网站将根据用户上传文档的质量评分、类型等,对文档贡献者给予高额补贴、流量扶持。如果你也想贡献VIP文档。上传文档
查看更多
14.1.1 时序逻辑电路的概念 14.2 寄存器 14.3.1 二进制计数器 14.4.1 七段数码显示器 本章小结 使用说明: 编码选择   若 QA 和 CP2 连接,则执行 8421BCD 编码。   若 QD 和 CP1 连接,则执行 5421BCD 编码。 进位制选择   若计数脉冲从 CP2 处输入,在 QD、QC 、QB 端输出,则是五进制计数器;   若按上表中最后一栏方法接,则构成十进制计数器。 置 0、置 9 和计数选择   若 R0(1) = R0(2) = 1 且 S9(1) 或 S9(2) 中任一端为 0,则计数器清零;   若 S9(1)= S9(2) = 1,8421 码连接时 QDQCQBQA = 1001,计数器置 9;   若按功能表最下面 4 行任一行取值时,则进入计数工作状态。 电源电压 4.5 ~ 5.5 V,通常VCC = 5 V 。 14.4 计数译码显示电路 14.4.1 七段数码显示器 14.4.2 分段显示译码电路 14.4.3 计数译码显示电路的组合 作用:把计数器的输出状态,翻译成人们习惯的十进制数码的字形,直观的显示出来。 分类:按显示器发光段数分为七段显示或八端显示;按显示器所用发光材料分为荧光数码管、半导体数码管及液晶显示器。 译码显示电路 七段数码显示器   七段发光线段分别用 a、b、c、d、e、f、g 七个小写字母表示。 七段显示组合与数字对照表 1 1 0 1 1 1 1 9 1 1 1 1 1 1 1 8 0 0 0 0 1 1 1 7 1 1 1 1 1 0 1 6 1 1 0 1 1 0 1 5 1 1 0 0 1 1 0 4 1 0 0 1 1 1 1 3 1 0 1 1 0 1 1 2 0 0 0 0 1 1 0 1 0 1 1 1 1 1 1 0 g f e d c b a 段 数 LED 数码管   LED 优点:亮度高、字形清晰,工作电压低(1.5 ~ 3 V)、体积小、可靠性高、寿命长,响应速度极快。   半导体数码管又称 LED 数码管,是一种广泛使用的显示器件。   LED 有两种:共阳极型和共阴极型 液晶分段数码显示器 —— 利用液态晶体的光学特性做成的显示器   优点:工作电压低、耗电省和成本低廉等。                                         第 14 章 时序逻辑电路 本章学习目标 14.1 时序逻辑电路概述 14.2 寄存器 14.3 计数器 14.4 计数译码显示电路 本章小结 本章学习目标 理解时序逻辑电路的概念及分类。 掌握寄存器的功能、电路组成及工作原理。清楚环形脉冲分配器的电路构成和工作原理。 理解计数器的功能,了解二进制加法计数器、十进制计数器电路组成及工作原理。 清楚七段数码显示原理,掌握计数、译码、显示电路的组成。 14.1 时序逻辑电路概述 14.1.1 时序逻辑电路的概念 1.数字集成电路分类   组合逻辑电路 电路的输出状态只由同一时刻的电路输入状态决定,与电路的原状态无关。   时序逻辑电路 电路的输出状态不仅与同一时刻的输入状态有关,也与电路原状态有关。 2.时序电路   同步时序电路 各触发器都受到同一时钟脉冲控制,所有触发器的状态变化都在同一时刻发生。   异步时序电路 各触发器没有统一的时钟脉冲(或者没有时钟脉冲),各触发器状态变化不在同一时刻发生。 14.2.1 并行输入、并行输出寄存器 14.2.2 移位寄存器 14.2.3 环形脉冲分配器   寄存器的功能:存储数码或信息。   寄存器的组成:   触发器,1 个触发器能存放 1 位二进制数码,几个触发器可存放几位数码;   具备控制作用的门电路,以达到寄存器能按照寄存指令,存储输入的数码或信息。 14.2.1 并行输入、并行输出寄存器   Q0 ~ Q3 是寄存器并行的输出端,输出 4 位二进制数码。 4 位数码寄存器   4 个触发器的时钟输入端连在一起,受时钟脉冲的同步控制;   D0 ~ D3 是寄存器并行的数据输入端,输入 4 位二进制数;   n 位二进制数是同时输入到寄存器的输入端,在输出端同时得到 n 位二进制输出数据。因此称为并行输入、并行输出寄存器。 工作原理   CP 上升沿出现时,Q0Q1Q2Q3 = D0D1D2D3,二进制数存入寄存器中。 14.2.2 移位寄存器   在实际应用中,经常要求寄存器中数码能逐位向左或向右移动。 一、单向移位寄存器 1.右移寄存器   各触发器的输出端 Q 与右邻触发器 D 端相连;各 CP 脉冲输入端并联;各清零端并联。 工作过程:   寄存器初始状态 Q0Q1Q2Q3 = 000

文档评论(0)

duoduoyun + 关注
实名认证
文档贡献者

该用户很懒,什么也没介绍

1亿VIP精品文档

相关文档