杭电计组实验8_实现R型指令的CPU设计实验.docVIP

杭电计组实验8_实现R型指令的CPU设计实验.doc

  1. 1、本文档共8页,可阅读全部内容。
  2. 2、原创力文档(book118)网站文档一经付费(服务费),不意味着购买了该文档的版权,仅供个人/单位学习、研究之用,不得用于商业用途,未经授权,严禁复制、发行、汇编、翻译或者网络传播等,侵权必究。
  3. 3、本站所有内容均由合作方或网友上传,本站不对文档的完整性、权威性及其观点立场正确性做任何保证或承诺!文档内容仅供研究参考,付费前请自行鉴别。如您付费,意味着您自己接受本站规则且自行承担风险,本站不退款、不进行额外附加服务;查看《如何避免下载的几个坑》。如果您已付费下载过本站文档,您可以点击 这里二次下载
  4. 4、如文档侵犯商业秘密、侵犯著作权、侵犯人身权等,请点击“版权申诉”(推荐),也可以打举报电话:400-050-0827(电话支持时间:9:00-18:30)。
  5. 5、该文档为VIP文档,如果想要下载,成为VIP会员后,下载免费。
  6. 6、成为VIP后,下载本文档将扣除1次下载权益。下载后,不支持退款、换文档。如有疑问请联系我们
  7. 7、成为VIP后,您将拥有八大权益,权益包括:VIP文档下载权益、阅读免打扰、文档格式转换、高级专利检索、专属身份标志、高级客服、多端互通、版权登记。
  8. 8、VIP文档为合作方或网友上传,每下载1次, 网站将根据用户上传文档的质量评分、类型等,对文档贡献者给予高额补贴、流量扶持。如果你也想贡献VIP文档。上传文档
查看更多
Word格式 完美整理 实验报告 2018 年 6 月 1 日 成绩: 姓名 阳光男 学号班级专业 计算机科学与技术 课程名称 《计算机组成原理与系统结构试验》 任课老师 张翔老师 指导老师 张翔老师 机位号 无 实验序号 8 实验名称 《实验八 实现R型指令的CPU设计实验》 实验时间 2018/5/25 实验地点 1教225 实验设备号 个人电脑 一、实验程序源代码 顶层LED测试模块: module Top_LED(clk,rst,SW,LED); input clk,rst; input [2:0]SW; output reg[7:0]LED; wire ZF,OF; wire [31:0]ALU_F; top_R_cpu test_cpu(rst,clk,ZF,OF,ALU_F); always@(*) begin case(SW) 3b000:LED=ALU_F[7:0]; 3b001:LED=ALU_F[15:8]; 3b010:LED=ALU_F[23:16]; 3b011:LED=ALU_F[31:24]; 3b100:begin LED[7:2]=0;LED[1]=OF;LED[0]=ZF;end default:LED=0; endcase end endmodule 顶层R型CPU模块: module top_R_cpu(input rst,input clk,output ZF,output OF,output [31:0]F); reg write_reg; wire [31:0]Inst_code; wire [31:0]R_Data_A; wire [31:0]R_Data_B; reg [2:0]ALU_OP; pc pc_connect(clk,rst,Inst_code); Register_file R_connect(Inst_code[25:21],Inst_code[20:16], Inst_code[15:11],write_reg,F,~clk,rst, R_Data_A,R_Data_B); ALU ALU_connect(R_Data_A,R_Data_B,F,ALU_OP,ZF,OF); always@(*) begin write_reg=0; ALU_OP=0; if(Inst_code[31:26]==0) begin case(Inst_code[5:0]) 6b100000:ALU_OP=3b100; 6b100010:ALU_OP=3b101; 6b100100:ALU_OP=3b000; 6b100101:ALU_OP=3b001; 6b100110:ALU_OP=3b010; 6b100111:ALU_OP=3b011; 6b101011:ALU_OP=3b110; 6b000100:ALU_OP=3b111; endcase write_reg=1; end end endmodule PC取指令模块: module pc(input clk,input rst,output [31:0]Inst_code); reg [31:0]PC; wire[31:0]PC_new; initial PC=32 Inst_ROM Inst_ROM1 ( .clka(clk), .addra(PC[7:2]), .douta(Inst_code) ); assign PC_new={24h000000,PC_new[7:0]}; always@(negedge clk or posedge rst) begin if(rst) PC=32 else PC=PC_new; end endmodule 寄存器堆模块: module Register_file(R_Addr_A,R_Addr_B,W_Addr,Write_Reg,W_Data,Clk,Reset,R_Data_A,R_Data_B); input [4:0]R_Addr_A; input [4:0]R_Addr_B; input [4:0]W_Addr; input Write_Reg; input [31:0]W_Data; input Clk; input Reset; output [

文档评论(0)

文档分享 + 关注
实名认证
文档贡献者

该用户很懒,什么也没介绍

1亿VIP精品文档

相关文档