电子线路基础-第7章.ppt

  1. 1、本文档共94页,可阅读全部内容。
  2. 2、原创力文档(book118)网站文档一经付费(服务费),不意味着购买了该文档的版权,仅供个人/单位学习、研究之用,不得用于商业用途,未经授权,严禁复制、发行、汇编、翻译或者网络传播等,侵权必究。
  3. 3、本站所有内容均由合作方或网友上传,本站不对文档的完整性、权威性及其观点立场正确性做任何保证或承诺!文档内容仅供研究参考,付费前请自行鉴别。如您付费,意味着您自己接受本站规则且自行承担风险,本站不退款、不进行额外附加服务;查看《如何避免下载的几个坑》。如果您已付费下载过本站文档,您可以点击 这里二次下载
  4. 4、如文档侵犯商业秘密、侵犯著作权、侵犯人身权等,请点击“版权申诉”(推荐),也可以打举报电话:400-050-0827(电话支持时间:9:00-18:30)。
查看更多
第7章 数字电路基础 7.4 基本逻辑门电路 门电路:实现逻辑关系的电路。 二极管与门 0V 5V 5V 0.7V 第7章 数字电路基础 7.4 基本逻辑门电路 二极管或门 5V 4.3V 0V 0V 第7章 数字电路基础 7.4 基本逻辑门电路 正逻辑:高电平——1 低电平——0 负逻辑:高电平——0 低电平——1 A B 输出 低 0 低 0 低 0 低 0 高 1 低 0 高 1 低 0 低 0 高 1 高 1 高 1 A B 输出 低 1 低 1 低 1 低 1 高 0 低 1 高 0 低 1 低 1 高 0 高 0 高 0 与逻辑 或逻辑 第7章 数字电路基础 7.4 基本逻辑门电路 晶体三极管非门 第7章 数字电路基础 7.4 基本逻辑门电路 复合门电路——与非门 第7章 数字电路基础 7.5 TTL逻辑门电路 TTL与非门 当A端接低电平0.3V时: Vb1=1V,T1导通; 因Ic1和Ib2方向相反, Ic1很小; Ib1 Ic1 ,故T1深饱和; Vc1=0.3+0.1=0.4V 故T2 、 T3均截止; T2截止导致Vc2为高电平, T4 、T5导通; Vo=5-0.7-0.7=3.6V 为高电平。 0.3V 1V 导通 深饱和 0.4V 截止 截止 高电平 通 通 3.6V 第7章 数字电路基础 7.5 TTL逻辑门电路 TTL与非门 当所有输入端接高电平3.6V时: Vb1=3.6+0.7=4.3V,T1、 T2、 T3导通; 使Vb1=2.1V,T1处于“倒置”放大状态; Ib2 Ic2 ,故T2饱和导通; Vc2=0.7+0.3=1V 故T4导通,T5截止; Ic3 =0, T3饱和; Vo=0.3V 为低电平。 3.6V 2.1V 1.4V 通 饱和 倒置 放大 1V 通 截止 0.3V 第7章 数字电路基础 7.5 TTL逻辑门电路 TTL与非门的电压传输特性 第7章 数字电路基础 7.5 TTL逻辑门电路 TTL与非门的干扰容限:允许承受的最大干扰电压值。 关门电平VOFF:在保证输出为额定高电平 90%时,允许的最大输入低电平值。 开门电平VON :在保证输出为额定低电平 时,允许的最小输入高电平值。 低电平容限电压VNL= VOFF –VIL 高电平容限电压VNH= VIH –VON 第7章 数字电路基础 7.5 TTL逻辑门电路 TTL与非门的输入特性——vI与iI的关系 当vI=0V时(输入端短路),T2 ,T3截止, iI=-(VCC- VBE1 -vI )/ R1=1.4mA 此时的电流称为输入短路电流IIS. 当0.7VvI1.3V时, T2 通, iB1随VI减小, iI减小。 当1.3VvI1.4V时, T2 通, T3 通,iB1随VI快速减小, iI快速减小。 第7章 数字电路基础 7.5 TTL逻辑门电路 当vI1.4V时, T1 处于倒置状态, iI方向变化。 当vI=3.6V时, 此时的电流称为输入漏电流IIH. 第7章 数字电路基础 7.5 TTL逻辑门电路 TTL与非门输入端负载特性——vI与RI的关系 接上R1后,会产生vI,二者成正比;当vI上升至1.4V时,T2、T3导通,输出低电平,vB1被嵌位在2.1V,此时vI 为1.4V,不再增加。 关门电阻ROFF :保证输出为标准高电平所允许的R1最大值。 ROFF≤0.7kΩ. 开门电阻RON :保证输出为标准低电平所允许的R1最小值。 ROFF?≥1.5kΩ. . 第7章 数字电路基础 7.5 TTL逻辑门电路 TTL与非门的输出特性(vO与iL的关系)——输出为高电平时 T3截止, T4 、T5导通。 iL:从输出端流向负载,故称拉电流负载。 iL过大,会使vC4下降,T4饱和, voH下降。 故对拉电流值有所限制。 第7章 数字电路基础 7.5 TTL逻辑门电路 TTL与非门的输出特性(vO与iL的关系)——输出为低电平时 T5截止, T3 饱和导通。 iL:从负载流进T3集电极,故称灌电流负载。 iL过大,会使T3进入放大区, voL上升。 故对灌电流值有所限制。 第7章 数字电路基础 7.5 TTL逻辑门电路 TTL与非门的负载能力——扇出系数 TTL与非门能带同类门的最大数目。主要取决于灌电流负载。 一般为8。 第7章 数字电路基础 7.5 TTL逻辑门电路 晶体管的开关时间 第7章 数字电路基础 7.5 TTL逻辑门电路 TTL与非门的转换速度 信号通过一级门所需时间称为传输时间tpd. 从输入波形上升沿0.5Vm处至输出波形下降

文档评论(0)

ki66588 + 关注
实名认证
内容提供者

该用户很懒,什么也没介绍

1亿VIP精品文档

相关文档