- 4
- 0
- 约7.73万字
- 约 59页
- 2019-06-17 发布于安徽
- 举报
摘要
摘 要
随着超深亚微米技术的发展,在~块芯片上所能集成的处理器数目将越来越
多,而传统的基于总线结构的片上通信方式将逐渐不能满足片上多处理器之间数
on
据的通信要求。为了解决这个问题,片上网络(Network
Chip,NoC)作为一种
新的解决途径被提了出来,并成为解决复杂多处理器系统中数据通信问题的重要
方法,也是相关领域的前沿和研究的热点。
在此研究背景下,本文对片上网络中的信号串扰及差错控制问题进行了深入
研究。首先详细阐述了芯片内部产生串扰的原因和类型,在总结了深亚微米下互
连总线的串扰延时估计模型的基础上,分析了片上网络的信号串扰对整个芯片性
能的影响。接着,本文分析了串扰控制编码和差错控制编码的原理及类型,重点
研究了两者的结合在NoC中的应用。通过对几类串扰控制编码+差错控制编码在
冗余总线的开销、纠错性能以及延时改进等方面的仿真和分析,说明其中的DAP
码不仅能够纠正一位错码,而且能够降低最
您可能关注的文档
最近下载
- 临床试验质量管理方案.docx VIP
- 广西壮族自治区环境监测收费标准wwwglpricecn.doc VIP
- 宣贯培训(2026年)《GBT 14711-2013中小型旋转电机通用安全要求》.pptx VIP
- 课件:办公室英语——接电话&打电话.ppt VIP
- DuPont塑胶介绍..ppt VIP
- a320-afm-飞行手册中文版-南航.doc VIP
- 八大安全作业票(新规 )(GB 30871-2022) .pdf VIP
- 煤矿单轨吊轨道内力计算及选型.pdf VIP
- 万泰电子-BPJ系列变频器说明书V1.0_20131226.pdf VIP
- HUAMEI华魅电吹管AC966 92312345用户手册.pdf
原创力文档

文档评论(0)