电工电子专升本辅导数字电子技术.pptVIP

  1. 1、原创力文档(book118)网站文档一经付费(服务费),不意味着购买了该文档的版权,仅供个人/单位学习、研究之用,不得用于商业用途,未经授权,严禁复制、发行、汇编、翻译或者网络传播等,侵权必究。。
  2. 2、本站所有内容均由合作方或网友上传,本站不对文档的完整性、权威性及其观点立场正确性做任何保证或承诺!文档内容仅供研究参考,付费前请自行鉴别。如您付费,意味着您自己接受本站规则且自行承担风险,本站不退款、不进行额外附加服务;查看《如何避免下载的几个坑》。如果您已付费下载过本站文档,您可以点击 这里二次下载
  3. 3、如文档侵犯商业秘密、侵犯著作权、侵犯人身权等,请点击“版权申诉”(推荐),也可以打举报电话:400-050-0827(电话支持时间:9:00-18:30)。
  4. 4、该文档为VIP文档,如果想要下载,成为VIP会员后,下载免费。
  5. 5、成为VIP后,下载本文档将扣除1次下载权益。下载后,不支持退款、换文档。如有疑问请联系我们
  6. 6、成为VIP后,您将拥有八大权益,权益包括:VIP文档下载权益、阅读免打扰、文档格式转换、高级专利检索、专属身份标志、高级客服、多端互通、版权登记。
  7. 7、VIP文档为合作方或网友上传,每下载1次, 网站将根据用户上传文档的质量评分、类型等,对文档贡献者给予高额补贴、流量扶持。如果你也想贡献VIP文档。上传文档
查看更多
第10章 组合逻辑电路 10.2.2 集成门电路 10.3.3 逻辑函数的化简 2、逻辑代数的基本公式 (2)消项法 (5)加项法 10.4.1 组合逻辑电路的分析 10.4.2 组合逻辑电路的设计 10.5.1 加法器 10.5.2 数值比较器 1、1位数值比较器 用来完成两个二进制数的大小比较的逻辑电路称为数值比较器。 2、二——十进制编码器 3、优先编码器 (2)10线---4线优先编码器 10.5.4 译码器 集成二进制译码器74LS138 2、二—十进制译码器 3、显示译码器 学习指导 本章重点: 1、各种门电路的逻辑功能及应用; 2、逻辑函数各种表示方法之间的相互转换; 3、逻辑函数的化简及变换; 4、组合逻辑电路的分析与设计; 5、加法器、编码器、译码器等的工作原理和逻辑功能; 6、利用二进制译码器和数据选择器进行组合逻辑电路设计。 本章考点: 1、各种门电路的逻辑功能及应用; 2、逻辑函数各种表示方法之间的相互转换; 3、逻辑函数的化简及变换; 4、由门电路组成的组合逻辑电路的分析与设计; 5、由二进制译码器组成的组合逻辑电路的分析与设计; 6、由数据选择器组成的组合逻辑电路的分析与设计; 7、加法器、编码器、译码器等组合逻辑电路的分析与设计。 例10-1-1 转换为十进制数 111.101B =1×22+1×2 1+1×2 0 +1× 2 -1 +1× 2 –3=7.625D A4H=10×161+4×160=164D 例10-1-2转换为二进制数 45 = 101101B 9AB.7C5 H=1001 1010 1011 . 0111 1100 0101B 例10-1-3转换为十六进制数 236D =ECH 0001 1011 1110 0011 . 1001 0111 1000B=1BE3. 978H 例10- 2-1已知 则 的最简与或式为( )。 例10-2-2 50个“1”连续进行异或运算,其结果是( )。 例10-2-3 TTL门输入端口为 与 逻辑关系时,多余的输入端可 处理;TTL门输入端口为 或 逻辑关系时,多余的输入端应接 ; 例10-3电路如图所示,输入信号A、B、C的高电平为3V,低电平为0V。根据图给出的A、B、C的波形,对应画出F1的波形。 例10-4将下列各逻辑函数化简成为最简与或表达式。 例10-6写出如图所示各电路的逻辑表达式,并化简之。 ⑵ 例10-8写出如图所示电路输出信号的逻辑表达式,并说明电路的逻辑功能。 (2)由题意列真值表 例10-10旅客列车按发车的优先级别依次分为特快、直快和普客3种,若有多列列车同时发出发车的请求,则只允许其中优先级别最高的列车发车。试设计一个优先发车的排队逻辑电路。 例10-11-1四输入的译码器,其输出端最多为( )。 A、4个 B、8个 C、10个 D、16个 例10-11-2半导体数码管中七个发光二极管为共阴极接法,若abcdefg为1111001,则译码器上显示( )。 A.2 B.3 C.4 D.5 例10-12-1八输入端的编码器按二进制数编码时,输出端的个数是( )。 A、2个 B、3个 C、4个 D、8个 例10-12-2计算机键盘上101个键盘用二进制代码进行编码,至少应为_____位二进制数。 例10-12-3一个8线-3线优先编码器,输出是低电平有效,当输入最高位和最低位同时为1而其余位为0时,则其输出编码应为( )。 A.111 B.011 C.100 D.000 试用译码器74138和与非门电路实现逻辑函数: 第11章 时序逻辑电路 11.1 双稳态触发器 11.2 寄存器 11.3 计数器 11.4 555定时器 11.5 数模和模数转换 11.1 双稳态触发器 11.1.1 基本RS触发器 11.1.2 同步RS触发器 11.1.3 主从JK触发器 D触发器 11.1.4 触发器逻辑功能的转换 转换步骤: (1)写出已有触发器和待求触发器的特性方程。 (2)变换待求触发器的特性方程,使之形式与已有触发器的特性方程一致。 (3)比较已有和待求触发器的特性方程,根据两个方程相等的原则求出转换逻辑。 (4)根据转换逻辑画出逻辑电路图。 时

文档评论(0)

bodkd + 关注
实名认证
文档贡献者

该用户很懒,什么也没介绍

1亿VIP精品文档

相关文档