使用Quartus进行多功能数字钟设计说明书.doc

使用Quartus进行多功能数字钟设计说明书.doc

  1. 1、本文档共19页,可阅读全部内容。
  2. 2、原创力文档(book118)网站文档一经付费(服务费),不意味着购买了该文档的版权,仅供个人/单位学习、研究之用,不得用于商业用途,未经授权,严禁复制、发行、汇编、翻译或者网络传播等,侵权必究。
  3. 3、本站所有内容均由合作方或网友上传,本站不对文档的完整性、权威性及其观点立场正确性做任何保证或承诺!文档内容仅供研究参考,付费前请自行鉴别。如您付费,意味着您自己接受本站规则且自行承担风险,本站不退款、不进行额外附加服务;查看《如何避免下载的几个坑》。如果您已付费下载过本站文档,您可以点击 这里二次下载
  4. 4、如文档侵犯商业秘密、侵犯著作权、侵犯人身权等,请点击“版权申诉”(推荐),也可以打举报电话:400-050-0827(电话支持时间:9:00-18:30)。
查看更多
. . EDA设计 使用Quartus II进行多功能数字钟设计 院 系: 机械工程 专 业: 车辆工程 姓 名: 张小辉 学 号: 115101000151 指导老师: 蒋立平、花汉兵 时 间: 2016年5月25日 摘要 本实验是电类综合实验课程作业.需要使用到QuartusⅡ软件.(Quartus II 是 Altera公司的综合性PLD/FPGA开发软件.原理图、VHDL、VerilogHDL以及AHDL(Altera Hardware 支持Description Language)等多种设计输入形式.内嵌自有的综合器以及 仿真器.可以完成从设计输入到硬件配置的完整PLD设计流程)。本实验需要完成一个数字钟的设计.进行试验设计和仿真调试.实验目标是实现计时、校时、校分、清零、保持和整点报时等多种基本功能.并下载到SmartSOPC实验系统中进行调试和验证。 关键字:电类综合实验 QuartusⅡ 数字钟设计 仿真 Abstract 本实验是电类综合实验课程作业,需要使用到QuartusⅡ软件,(Quartus II 是Altera公司的综合性PLD/FPGA开发软件,原理图、VHDL、VerilogHDL以及AHDL(Altera Hardware 支持Description Language)等多种设计输入形式,内嵌自有的综合器以及仿真器,可以完成从设计输入到硬件配置的完整PLD设计流程)。本实验需要完成一个数字钟的设计,进行试验设计和仿真调试,实验目标是实现计时、校时、校分、清零、保持和整点报时等多种基本功能,并下载到SmartSOPC实验系统中进行调试和验证。 This experiment is electric comprehensive experimental course work and need to use the Quartus II software, Quartus II is Altera integrated PLD / FPGA development software, schematic and VHDL, Verilog HDL and AHDL (Altera hardware description language support) etc. a variety of design input form, embedded in its own synthesizer and simulator can complete hardware configuration complete PLD design process from design entry to). The need to complete the design of a digital clock, and debug the design of experiment and simulation, the experimental goal is to achieve timing, school, reset, keep and the whole point timekeeping and other basic functions, and then download to the smartsopc experimental system debugging and validation. Key words: Electric power integrated experiment Quartus II Digital clock design Simulation 目录  TOC \o 1-3 \h \z \u  EDA设计  1  摘要  2  目录  4  一、设计要求[1] 5  二、工作原理[2] 6  三、各模块说明[3] 7  1、分频模块 7  2、计时模块 9  3、动态显示模块[3] 11  4、校分与校时模块 11  5、清零模块 13  6、保持模块 13  7、报时模块 13  四、总电路的形成 15  五、调试、编程下载 16  六、试验中出现的问题及解决办法 17  七、实验收获与感受 18  八、参考文献 19  一、设计要求[1] 设计一个数字计时器.可以完成00:00:00到23:59:59的计时功能.并在控制电路的作用下具有保持、清零、快速校时、快速

文档评论(0)

文档分享 + 关注
实名认证
内容提供者

该用户很懒,什么也没介绍

1亿VIP精品文档

相关文档