JK触发器的功能分析.ppt

  1. 1、本文档共31页,可阅读全部内容。
  2. 2、原创力文档(book118)网站文档一经付费(服务费),不意味着购买了该文档的版权,仅供个人/单位学习、研究之用,不得用于商业用途,未经授权,严禁复制、发行、汇编、翻译或者网络传播等,侵权必究。
  3. 3、本站所有内容均由合作方或网友上传,本站不对文档的完整性、权威性及其观点立场正确性做任何保证或承诺!文档内容仅供研究参考,付费前请自行鉴别。如您付费,意味着您自己接受本站规则且自行承担风险,本站不退款、不进行额外附加服务;查看《如何避免下载的几个坑》。如果您已付费下载过本站文档,您可以点击 这里二次下载
  4. 4、如文档侵犯商业秘密、侵犯著作权、侵犯人身权等,请点击“版权申诉”(推荐),也可以打举报电话:400-050-0827(电话支持时间:9:00-18:30)。
查看更多
* 同步JK触发器的原理与特点 主从JK触发器的原理与特点 TTL边沿JK触发器的原理与特点 同步D触发器 电路结构 逻辑功能 逻辑功能 电路结构 驱动表 驱动表 特性方程 特性方程 状态转换图 状态转换图 3.1 同步JK触发器 1.电路结构 克服同步RS触发器在R=S=1时出现不定状态的另一种方法:将触发器输出端Q和 状态反馈到输入端,这样,G3和G4的输出不会同时出现0,从而避免了不定状态的出现。 J、K端相当于同步RS触发器的S、R端。 同步JK触发器的特性表 0 1 0 1 状态翻转 1 0 1 0 1 1 1 0 0 1 置1 1 0 1 0 0 1 0 1 0 1 置0 0 0 0 0 1 0 1 0 0 1 保持原态 0 0 0 0 0 0 说明 Qn+1 R S Qn K J 2.逻辑功能 3.驱动表 根据特性表可得到在CP=1时的同步JK触发器的驱动表 0 × 1 1 1 × 0 1 × 1 1 0 × 0 0 0 K J Qn+1 Qn 4.特性方程 5.状态转换图 Qn+1=J + Qn 一、电路结构 3.2 主从JK触发器 CP=1,从触发器封锁,状态不变,主触发器接收R、S信号,状态更新; CP从 1→0,从触发器接收主触发器输出信号,状态更新, 主触发器封锁,状态不变。 状态更新时刻:CP下降沿到达后 主从RS触发器的逻辑功能和同步RS触发器的相同,因此,它们的特性表、驱动表、特性方程也相同。 特性方程不存在约束条件 Qn+1=S+ Qn(CP下降沿到来有效) R、S信号:指CP下降沿到来前的状态 Qn+1:CP下降沿到来后的次态 注意: 二、逻辑功能 Qn+1=J + Qn(CP下降沿到来有效) 总结:触发器的两要素 ㈠ 逻辑功能 逻辑符号、特性表、驱动表、特性方程 逻辑符号 加小圆圈:表示下降沿有效触发 不加小圆圈:表示上升沿有效触发 描述方法: 特性表 主从RS触发器的特性表 Qn 1 1 0 0 1 1 1 0 × 0 0 Qn+1 S R   1 1 0 0 1 1 1 0 Qn 0 0 Qn+1 K J 主从JK触发器的特性表 主从D触发器的特性表 1 1 0 0 Qn+1 D 主从T′触发器的特性表   1 Qn+1 T′  2、驱动表 0 1 × 0 0 × 1 1 1 1 × 1 1 0 1 0 1 0 1 × 0 1 0 1 0 0 0 × × 0 0 0 T D J K R S Qn→Qn+1 T′触发器的驱动表 1 1 0 1 0 1 T′  Qn→Qn+1 3、特性方程 主从D: Qn+1=D 主从RS: Qn+1=s +Qn 主从JK: Qn+1=J + Qn 主从T: Qn+1=T + Qn 主从T′: Qn+1= ㈡ 触发方式 1.基本RS触发器 直接电平触发(低电平有效/高电平有效),无CP 2.同步触发 CP的(高/低)电平期间触发,即在整个电平期间接收信号RS/JK/D/T、在整个电平期间状态相应更新。所以存在空翻。 3.边沿触发 只在CP的↑或↓边沿触发,即只在CP的↑或↓边沿接收信号RS/JK/D/T、只在CP的↑或↓边沿状态更新。克服空翻。 4.主从触发有主、从两个触发器,在CP的高/ 低电平期间交替工作、封锁。 只在CP的高电平期间(或低电平期间)接收信号RS/JK/D/T、只在CP的↑或↓边沿总的输出状态更新。 集成触发器中常见的直接置0和置1端 ??非号:低电平有效, 直接(异步):不受CP的影响。 :直接(异步)置0端 :直接(异步)置1端 一、电路结构 加小圆圈:表示下降沿有效触发 逻辑符号中“ ^ ”表示边沿触发输入 不加小圆圈:表示上升沿有效触发 3.3 TTL边沿JK触发器 二、逻辑功能 特性方程: 为CP下降沿到来后的次态

文档评论(0)

iris + 关注
实名认证
内容提供者

该用户很懒,什么也没介绍

1亿VIP精品文档

相关文档