- 1、本文档共16页,可阅读全部内容。
- 2、原创力文档(book118)网站文档一经付费(服务费),不意味着购买了该文档的版权,仅供个人/单位学习、研究之用,不得用于商业用途,未经授权,严禁复制、发行、汇编、翻译或者网络传播等,侵权必究。
- 3、本站所有内容均由合作方或网友上传,本站不对文档的完整性、权威性及其观点立场正确性做任何保证或承诺!文档内容仅供研究参考,付费前请自行鉴别。如您付费,意味着您自己接受本站规则且自行承担风险,本站不退款、不进行额外附加服务;查看《如何避免下载的几个坑》。如果您已付费下载过本站文档,您可以点击 这里二次下载。
- 4、如文档侵犯商业秘密、侵犯著作权、侵犯人身权等,请点击“版权申诉”(推荐),也可以打举报电话:400-050-0827(电话支持时间:9:00-18:30)。
查看更多
SOC技术的现状、水平和发展趋势(下)
业界论坛
SOC技术的现状,水平和发■岫
●福州杰讯自动化技术有限公司林学龙
着重从应用的角度介绍国内外S0c挂术的研究应用现状,可骗程S0C技术的研究应用水平
摘要(主要介绍数家有代表性厂商可鳊程S0C芯片及其开发平台).最后夼绍目前SOC技术发展比
较明显的两大趋势——混合信号S0C和基于平台设计(PBD).
关键词SOCSOPC混合信号SOC基于平台设计(PBD)
2.3AItara公司的可编程SOC芯片技术及其开发
平台
Altera公司SOC芯片的市场目标与Xilinx公司一
样,主要也是面向需要大量数字信号处理的高端宽
带和电信应用.AItera已经在其可编程SOC中集成
ARM和MIPS的200MHz32位处理器以及Nios用
户可选择的16位和32位的微处理器这些MPUIP
可从Altera可编程SOC芯片APEXEP20K系列FPGA
获得支持.
Nios徼处理器核是由Altera自行开发的.Nios
用一套完整的工具套件很容易在AIteraAPEX
EP20K系列FPGA及AlteraPLD上实现Nios可配
置RISCMPU软核成为具有16位指令集的16位
或32位RISC微处理器可对Nios嵌人式MPU进
行优化,加外设功能以适台用户特殊设计需要.实
际上-用户能容易地改变系统设计以及在现场升
级c从Nios中可得到的外设有定时/计数器,PIO,
SPI,PWM,10/100以太网MAC和SDRAM控制器.
NiosMPU仅占20万门EP20K200E的12%.EP20K200E
样品价是80美元生产1个微处理器成本是l0美
元若使用量大,EP20K200E器件价格低于40美元,
结果1个微处理器成本仅占5美元.几个NiosMPU
可装在AlteraPLD器件上构成并行处理系统,能最
大地满足用户的应用需求这种并行处理能力在网
络应用中是特别有用的,多重NiosMPU可当作专
门化的网络处理器.除此之外加入FIR滤波器和
FFT算法能够开发一个完善的DSP处理系统.设计
者可通过将NiOSMPU与时间处理单元结台来建立
工业和汽车控制器当与多媒体接口控制器,出错
修正或信息包处理模块相连接时.一套完善的网络
处理系统就可建成.也就是说,NiOSMPU对器件
有效的利用意味着多重核可用于要求多重处理的性
能扩展.
Altera通过与ARMLimited和MIPSTechnologies
公司的合作关系,获得目前最先进的处理器技术.
ARM和MIPS处理器可集成到Altera可编程SOC器
件上.这样就可利用MIPS和ARM处理器的性能来
完成Nios处理器所实现的应用范围,因此完全可以
代替Nios处理器.同时,它们还与所有第三方开发
和调试工具相兼容并且支持基于ARM和MIPS的
应用开发.
Altera公司已推出一款sOC开发工具套件
ExcaliburDevelopmentKits.该开发套件包括SOC开
发所必需的各种工具和资源软件,可以重构的硬件
电路结构验证平台和使用说明书.可以使用的软件
资源包括供选用的多种嵌人式处理器核,Altera系
列FPGA开发工具Quartus(其可进行HDL设计的仿
真,综台和布局,布线),还有工业标准的C/C++
编译器.可重构的硬件平台可用来验证设计是否正
确,在表示硬件结构电路代码生成后,通过PC机
加载可重构其电路,通过运行重构的电路来达到
验证的目的开发软件包中可嵌入CPU核,有3种
可供选择,它们都是高性能的RISC结构CPU,其
中最高的为64位结构,运行速度可达200MIPS,使
用的领域非常广.整个开发套件目前售价1000美
兀o
2.4Triscend公司SOC芯片技术及其开发平台
Triscend公司SOC芯片的市场目标重点是电信
与网络市场.此讣.在便携式/无线传输应用,嵌
人式网际网络系统,仪器与工具控制等领域也是它
的发展空间.TriSCend公司新推出的可配置片上系
统CSOC(ConfigurableSystemonaChip)产品——
E5.是一颗整台805lTurbo核,RAM,高速总线和
PLD等的混台芯片.可以让已经整台在内部的MCU
通过Triscend设计的芯片内总线(BUS)与PLD沟
通,能兼具SOC的高整台度与PLD的设计规蜘弹性,
一
推出便受到市场的瞩目
E5『匀含有MCU内核,4万门PLD,40KB的RAM-
业界论坛
可在40MHz频率下工作,指令周期为4个时钟周
期,多达316个可编程I/O(PIO)端口,自带看门
狗定时器保护电路和双通道DMA控制器,具有符
合IEEE1149.1标准的增强型JTAG接口,可进行在
线实时调试,便于在目标系统内验证TriSCen
文档评论(0)