如何使用QuartusII进行仿真资料.docVIP

  1. 1、原创力文档(book118)网站文档一经付费(服务费),不意味着购买了该文档的版权,仅供个人/单位学习、研究之用,不得用于商业用途,未经授权,严禁复制、发行、汇编、翻译或者网络传播等,侵权必究。。
  2. 2、本站所有内容均由合作方或网友上传,本站不对文档的完整性、权威性及其观点立场正确性做任何保证或承诺!文档内容仅供研究参考,付费前请自行鉴别。如您付费,意味着您自己接受本站规则且自行承担风险,本站不退款、不进行额外附加服务;查看《如何避免下载的几个坑》。如果您已付费下载过本站文档,您可以点击 这里二次下载
  3. 3、如文档侵犯商业秘密、侵犯著作权、侵犯人身权等,请点击“版权申诉”(推荐),也可以打举报电话:400-050-0827(电话支持时间:9:00-18:30)。
  4. 4、该文档为VIP文档,如果想要下载,成为VIP会员后,下载免费。
  5. 5、成为VIP后,下载本文档将扣除1次下载权益。下载后,不支持退款、换文档。如有疑问请联系我们
  6. 6、成为VIP后,您将拥有八大权益,权益包括:VIP文档下载权益、阅读免打扰、文档格式转换、高级专利检索、专属身份标志、高级客服、多端互通、版权登记。
  7. 7、VIP文档为合作方或网友上传,每下载1次, 网站将根据用户上传文档的质量评分、类型等,对文档贡献者给予高额补贴、流量扶持。如果你也想贡献VIP文档。上传文档
查看更多
使用Quartus II进行仿真 我们以一个计数器为例,在QuartusII中对其进行仿真。 打开Quartus II,新建一个工程,新建Verilog HDL文件,程序内容如下: module Count ( ? ? Clk, ? ? Rst_n, ? ? Cout ); input Clk; input Rst_n; output [3:0] Cout; reg [3:0] Cout; ? ? always @ (posedge Clk or negedge Rst_n) ? ?? ???begin ? ?? ?? ?? ?if (~Rst_n) ? ?? ?? ?? ?? ? begin ? ?? ?? ?? ?? ?? ???Cout = 4d0; ? ?? ?? ?? ?? ? end ? ?? ?? ?? ?else ? ?? ?? ?? ?? ? begin ? ?? ?? ?? ?? ?? ???Cout = Cout + 4d1; ? ?? ?? ?? ?? ? end ? ?? ???end ? ?? ??? endmodule ? ? 保存文件名为Count.v,并置顶(在菜单栏选择【Project】→【Set as top-level Entity】)。 ? ?? ? 执行编译 。 ? ?? ? 然后,新建一个Waveform文件(或打开现有的也行) ? ?? ? 点【Edit】→【End Time】,设置仿真结束时间, (结束时间设得太长,仿真会很慢,如果确实需要,建议使用modelsim仿真软件) ? ?? ? 在name栏空白处,双击一下,弹出节点添加窗口, ? ?? ? 点击【Node Finder…】,弹出节点选择窗口, ? ?? ? 在【Filter】栏中可以选择不同的信号类型,一般选【Design Entry(all names)】, ? ?? ? 点击 还可以选择工程中的各个模块,默认是只列出顶层信号, ? ?? ? 选中Clk、Rst_n、Cout三个信号后,点击OK返回.vwf文件界面, ? ?? ? 选中Cout信号,点右键,选择【Properties】, ? ?? ? 在“Radix”一项中,选择“Unsigned Decimal”,(方便观察数值) ? ?? ? 选中Clk信号,在波形编辑栏中选择 ,设定周期、起始、占空比等属性, ? ?? ? 选中Rst_n信号,通过编辑栏“0”、“1”设定波形 ? ?? ? 然后保存文件(这一步很重要),? ?点 ,执行仿真 ? ?? ? 我们可以看到Cout已经有数值变化了,通过 还可以放大缩小查看。

文档评论(0)

开心农场 + 关注
实名认证
文档贡献者

该用户很懒,什么也没介绍

1亿VIP精品文档

相关文档